在PCB板的設(shè)計(jì)當(dāng)中,可以通過分層、恰當(dāng)?shù)牟季植季€和安裝實(shí)現(xiàn)PCB的抗ESD設(shè)計(jì)。在設(shè)計(jì)過程中,通過預(yù)測可以將絕大多數(shù)設(shè)計(jì)修改僅限于增減元器件。通過調(diào)整PCB布局布線,能夠很好地防范ESD。以下是一些常見的防范措施。1、盡可能使用多層PCB相對于雙面PCB而言,地平面和電源平面,以及排列緊密的信號線-地線間距能夠減小共模阻抗和感性耦合,使之達(dá)到雙面PCB的1/10到1/100。盡量地將每一個(gè)信號層都緊靠一個(gè)電源層或地線層。對于頂層和底層表面都有元器件、具有很短連接線以及許多填充地的高密度PCB,可以考慮使用內(nèi)層線。2、對于雙面PCB來說,要采用緊密交織的電源和地柵格。電源線緊靠地線,在垂直和水平線或填充區(qū)之間,要盡可能多地連接。一面的柵格尺寸小于等于60mm,如果可能,柵格尺寸應(yīng)小于13mm。3、確保每一個(gè)電路盡可能緊湊。4、盡可能將所有連接器都放在一邊。5、在每一層的機(jī)箱地和電路地之間,要設(shè)置相同的“隔離區(qū)”;如果可能,保持間隔距離為0.64mm。6、PCB裝配時(shí),不要在頂層或者底層的焊盤上涂覆任何焊料。使用具有內(nèi)嵌墊圈的螺釘來實(shí)現(xiàn)PCB與金屬機(jī)箱/屏蔽層或接地面上支架的緊密接觸。
四川開發(fā)線路板貼片1)專門用于探測的測試焊盤的直徑應(yīng)該不小于0.9mm 。2) 測試焊盤周圍的空間應(yīng)大于0.6mm 而小于5mm 。線路板貼片加工廠如果元器件的高度大于6. 7mm,那么測試焊盤應(yīng)置于該元器件5mm 以外。3) 在距離印制電路板邊緣3mm 以內(nèi)不要放置任何元器件或測試焊盤。4) 測試焊盤應(yīng)放在一個(gè)網(wǎng)格中2.5mm孔的中心。如果有可能,允許使用標(biāo)準(zhǔn)探針和一個(gè)更可靠的固定裝置。5) 不要依靠連接器指針的邊緣來進(jìn)行焊盤測試。測試探針很容易損壞鍍金指針。6) 避免鍍通孔-印制電路板兩邊的探查。把測試頂端通過孔放到印制電路板的非元器件/焊接面上。
1. 從原理圖到PCB的設(shè)計(jì)流程建立元件參數(shù)——>輸入原理網(wǎng)表->設(shè)計(jì)參數(shù)設(shè)置->手工布局->手工布線->驗(yàn)證設(shè)計(jì)——>復(fù)查->CAM輸出。2. 參數(shù)設(shè)置相鄰導(dǎo)線間距必須能滿足電氣安全要求,而且為了便于操作和生產(chǎn),間距也應(yīng)盡量寬些。最小間距至少要能適合承受的電壓,在布線密度較低時(shí),信號線的間距可適當(dāng)?shù)丶哟?,對高、低電平懸殊的信號線應(yīng)盡可能地短且加大間距,一般情況下將走線間距設(shè)為8mil。焊盤內(nèi)孔邊緣到印制板邊的距離要大于1mm,這樣可以避免加工時(shí)導(dǎo)致焊盤缺損。當(dāng)與焊盤連接的走線較細(xì)時(shí),要將焊盤與走線之間的連接設(shè)計(jì)成水滴狀,這樣的好處是焊盤不容易起皮,而是走線與焊盤不易斷開。3. 元器件布局實(shí)踐證明,即使電路原理圖設(shè)計(jì)正確,印制電路板設(shè)計(jì)不當(dāng),也會(huì)對電子設(shè)備的可靠性產(chǎn)生不利影響。例如,如果印制板兩條細(xì)平行線靠得很近,則會(huì)形成信號波形的延遲,在傳輸線的終端形成反射噪聲;由于電源、地線的考慮不周到而引起的干擾,會(huì)使產(chǎn)品的性能下降,因此,在設(shè)計(jì)印制電路板的時(shí)候,應(yīng)注意采用正確的方法。每一個(gè)開關(guān)電源都有四個(gè)電流回路:◆ 電源開關(guān)交流回路◆ 輸出整流交流回路◆ 輸入信號源電流回路◆ 輸出負(fù)載電流回路輸入回路通過一個(gè)近似直流的電流對輸入電容充電,濾波電容主要起到一個(gè)寬帶儲(chǔ)能作用;類似地,輸出濾波電容也用來儲(chǔ)存來自輸出整流器的高頻能量,同時(shí)消除輸出負(fù)載回路的直流能量。所以,輸入和輸出濾波電容的接線端十分重要,輸入及輸出電流回路應(yīng)分別只從濾波電容的接線端連接到電源;如果在輸入/輸出回路和電源開關(guān)/整流回路之間的連接無法與電容的接線端直接相連,交流能量將由輸入或輸出濾波電容并輻射到環(huán)境中去。電源開關(guān)交流回路和整流器的交流回路包含高幅梯形電流,這些電流中諧波成分很高,其頻率遠(yuǎn)大于開關(guān)基頻,峰值幅度可高達(dá)持續(xù)輸入/輸出直流電流幅度的5倍,過渡時(shí)間通常約為50ns。這兩個(gè)回路最容易產(chǎn)生電磁干擾,因此必須在電源中其它印制線布線之前先布好這些交流回路,每個(gè)回路的三種主要的元件濾波電容、電源開關(guān)或整流器、電感或變壓器應(yīng)彼此相鄰地進(jìn)行放置,調(diào)整元件位置使它們之間的電流路徑盡可能短。
(一) 畫好原理圖很多工程師都覺得layout工作更重要一些,原理圖就是為了生成網(wǎng)表方便PCB做檢查用的。其實(shí),在后續(xù)電路調(diào)試過程中原理圖的作用會(huì)更大一些。無論是查找問題還是和同事交流,還是原理圖更直觀更方便。另外養(yǎng)成在原理圖中做標(biāo)注的習(xí)慣,把各部分電路在layout的時(shí)候要注意到的問題標(biāo)注在原理圖上,對自己或者對別人都是一個(gè)很好的提醒。層次化原理圖,把不同功能不同模塊的電路分成不同的頁,這樣無論是讀圖還是以后重復(fù)使用都能明顯的減少工作量。使用成熟的設(shè)計(jì)總是要比設(shè)計(jì)新電路的風(fēng)險(xiǎn)小。每次看到把所有電路都放在一張圖紙上,一片密密麻麻的器件,腦袋就能大一圈。(二) 好好進(jìn)行電路布局心急的工程師畫完原理圖,把網(wǎng)表導(dǎo)入PCB后就迫不及待的把器件放好,開始拉線。其實(shí)一個(gè)好的PCB布局能讓你后面的拉線工作變得簡單,讓你的PCB工作的更好。每一塊板子都會(huì)有一個(gè)信號路徑,PCB布局也應(yīng)該盡量遵循這個(gè)信號路徑,讓信號在板子上可以順暢的傳輸,人們都不喜歡走迷宮,信號也一樣。如果原理圖是按照模塊設(shè)計(jì)的,PCB也一樣可以。按照不同的功能模塊可以把板子劃分為若干區(qū)域。模擬數(shù)字分開,電源信號分開,發(fā)熱器件和易感器件分開,體積較大的器件不要太靠近板邊,注意射頻信號的屏蔽等等……多花一分的時(shí)間去優(yōu)化PCB的布局,就能在拉線的時(shí)候節(jié)省更多的時(shí)間。
pcn設(shè)計(jì)問題集第Y部分從pcb如何選材到運(yùn)用等一系列問題進(jìn)行總結(jié)。1、如何選擇PCB板材?選擇PCB板材必須在滿足設(shè)計(jì)需求和可量產(chǎn)性及成本中間取得平衡點(diǎn)。設(shè)計(jì)需求包含電氣和機(jī)構(gòu)這兩部分。通常在設(shè)計(jì)非常高速的PCB板子(大于GHz的頻率)時(shí)這材質(zhì)問題會(huì)比較重要。例如,現(xiàn)在常用的FR-4材質(zhì),在幾個(gè)GHz的頻率時(shí)的介質(zhì)損耗(dielectric loss)會(huì)對信號衰減有很大的影響,可能就不合用。就電氣而言,要注意介電常數(shù)(dielectric constant)和介質(zhì)損在所設(shè)計(jì)的頻率是否合用。2、如何避免高頻干擾?避免高頻干擾的基本思路是盡量降低高頻信號電磁場的干擾,也就是所謂的串?dāng)_(Crosstalk)。可用拉大高速信號和模擬信號之間的距離,或加ground guard/shunt traces在模擬信號旁邊。還要注意數(shù)字地對模擬地的噪聲干擾。3、在高速設(shè)計(jì)中,如何解決信號的完整性問題?信號完整性基本上是阻抗匹配的問題。而影響阻抗匹配的因素有信號源的架構(gòu)和輸出阻抗(output impedance),走線的特性阻抗,負(fù)載端的特性,走線的拓樸(topology)架構(gòu)等。解決的方式是靠端接(termination)與調(diào)整走線的拓樸。