PCB制板熱風(fēng)整平前處理過(guò)程的好壞對(duì)熱風(fēng)整平的質(zhì)量影響很大,該工序必須徹底清除焊盤上的油污,雜質(zhì)及氧化層,為浸錫提供新鮮可焊的銅表面?,F(xiàn)在較常采用的前處理工藝是機(jī)械式噴淋,首先是硫酸-雙氧水微蝕刻,微蝕后浸酸,然后是水噴淋沖洗,熱風(fēng)吹干,噴助焊劑,立即熱風(fēng)整平。前處理不良造成的露銅現(xiàn)象是不分類型批次同時(shí)大量出現(xiàn)的,露銅點(diǎn)常常是分布整個(gè)板面,在邊緣上更是嚴(yán)重。使用放大鏡觀察前處理后的線路板將發(fā)現(xiàn)焊盤上有明顯殘留的氧化點(diǎn)和污跡。出現(xiàn)類似情況應(yīng)對(duì)微蝕溶液進(jìn)行化學(xué)分析,檢查第二道酸洗溶液,調(diào)整溶液的濃度更換由于時(shí)間使用過(guò)長(zhǎng)污染嚴(yán)重的溶液,檢查噴淋系統(tǒng)是否通暢。適當(dāng)?shù)难娱L(zhǎng)處理時(shí)間也可提高處理效果,但需注意會(huì)出現(xiàn)的過(guò)腐蝕現(xiàn)象,返工的線路板經(jīng)熱風(fēng)整平后處理線再在5%的鹽酸溶液中處理一下,去除表面的氧化物。2.焊盤表面不潔,有殘余的阻焊劑污染焊盤。目前大部份的廠家采用全板絲網(wǎng)印刷液態(tài)感光阻焊油墨,然后通過(guò)曝光、顯影去除多余的阻焊劑,得到時(shí)間的阻焊圖形。在該過(guò)程中,預(yù)烘過(guò)程控制不好,溫度過(guò)高時(shí)間過(guò)長(zhǎng)都會(huì)造成顯影的困難。阻焊底片上是否有缺陷,顯影液的成份及溫度是否正確,顯影時(shí)的速度即顯影點(diǎn)是否正確,噴嘴是否堵塞及噴嘴的壓力是否正常,水洗是否良好,其中任何一點(diǎn)情況都會(huì)給焊盤上留下殘點(diǎn)。如由于底片的原因形成的露銅一般較有規(guī)律性,都在同一點(diǎn)上。該種情況使用放大鏡可發(fā)現(xiàn)在露銅處有阻焊物質(zhì)的殘留痕跡,PCB設(shè)計(jì)一般在固化工序前應(yīng)設(shè)立一崗位對(duì)圖形及金屬化孔內(nèi)部進(jìn)行檢查,保證送到下一工序的印刷線路板的焊盤和金屬化孔內(nèi)清潔無(wú)阻焊油墨殘留。3.助焊劑活性不夠助焊劑的作用是改善銅表面的潤(rùn)濕性,保護(hù)層壓板表面不過(guò)熱,且為焊料涂層提供保護(hù)作用。如助焊劑活性不夠,銅表面潤(rùn)濕性不好,焊料就不能完全覆蓋焊盤,其露銅現(xiàn)象與前處理不佳類似,延長(zhǎng)前處理時(shí)間可減輕露銅現(xiàn)象。現(xiàn)在的助焊劑幾乎全為酸性助焊劑,內(nèi)含有酸性添加劑,如酸性過(guò)高會(huì)產(chǎn)生咬銅現(xiàn)象嚴(yán)重,造成焊料中的銅含量高引起鉛錫粗糙;酸性過(guò)低,則活性弱,會(huì)導(dǎo)致露銅。如鉛錫槽中的銅含量大要及時(shí)除銅。工藝技術(shù)人員選擇一個(gè)質(zhì)量穩(wěn)定可靠的助焊劑對(duì)熱風(fēng)整平有重要的影響,優(yōu)良的助焊劑的是熱風(fēng)整平質(zhì)量的保證。
隨著集成電路輸出開(kāi)關(guān)速度提高以及PCB板密度增加,信號(hào)完整性已經(jīng)成為高速數(shù)字PCB設(shè)計(jì)必須關(guān)心的問(wèn)題之一。元器件和PCB板的參數(shù)、元器件在PCB板上的布局、高速信號(hào)的布線等因素,都會(huì)引起信號(hào)完整性問(wèn)題,導(dǎo)致系統(tǒng)工作不穩(wěn)定,甚至完全不工作。如何在PCB板的設(shè)計(jì)過(guò)程中充分考慮到信號(hào)完整性的因素,并采取有效的控制措施,已經(jīng)成為當(dāng)今PCB設(shè)計(jì)業(yè)界中的一個(gè)熱門課題。基于信號(hào)完整性計(jì)算機(jī)分析的高速數(shù)字PCB板設(shè)計(jì)方法能有效地實(shí)現(xiàn)PCB設(shè)計(jì)的信號(hào)完整性。1. 信號(hào)完整性問(wèn)題概述信號(hào)完整性(SI)是指信號(hào)在電路中以正確的時(shí)序和電壓作出響應(yīng)的能力。如果電路中信號(hào)能夠以要求的時(shí)序、持續(xù)時(shí)間和電壓幅度到達(dá)IC,則該電路具有較好的信號(hào)完整性。反之,當(dāng)信號(hào)不能正常響應(yīng)時(shí),就出現(xiàn)了信號(hào)完整性問(wèn)題。從廣義上講,信號(hào)完整性問(wèn)題主要表現(xiàn)為5個(gè)方面:延遲、反射、串?dāng)_、同步切換噪聲(SSN)和電磁兼容性(EMI)。延遲是指信號(hào)在PCB板的導(dǎo)線上以有限的速度傳輸,信號(hào)從發(fā)送端發(fā)出到達(dá)接收端,其間存在一個(gè)傳輸延遲。信號(hào)的延遲會(huì)對(duì)系統(tǒng)的時(shí)序產(chǎn)生影響,在高速數(shù)字系統(tǒng)中,傳輸延遲主要取決于導(dǎo)線的長(zhǎng)度和導(dǎo)線周圍介質(zhì)的介電常數(shù)。另外,當(dāng)PCB板上導(dǎo)線(高速數(shù)字系統(tǒng)中稱為傳輸線)的特征阻抗與負(fù)載阻抗不匹配時(shí),信號(hào)到達(dá)接收端后有一部分能量將沿著傳輸線反射回去,使信號(hào)波形發(fā)生畸變,甚至出現(xiàn)信號(hào)的過(guò)沖和下沖。信號(hào)如果在傳輸線上來(lái)回反射,就會(huì)產(chǎn)生振鈴和環(huán)繞振蕩。
線路板打樣本身的基板是由隔熱、并不易彎曲的材質(zhì)所制作成。在表層能夠看到的很小線路材料是銅箔,原本銅箔是覆蓋在整個(gè)線路板板上的,并且在生產(chǎn)過(guò)程中部份被蝕刻掉,留下來(lái)的就變成網(wǎng)狀的細(xì)小線路了。這些線路被稱作導(dǎo)線或稱布線,用來(lái)提供線路板上零件的電路連接。通常PCB板的顏色都是棕色或是綠色,這是阻焊漆的顏色。是絕緣的防護(hù)層,可以保護(hù)銅線,也可以防止零件被焊到錯(cuò)誤的地方?,F(xiàn)在顯卡和主板上都是多層板,很大程度上可以增加布線的面積。多層板用上了更多單或雙面的布線板,并在每層板間放進(jìn)一層絕緣層后壓合。PCB板的層數(shù)就代表了有幾層獨(dú)立的布線層,通常層數(shù)都是偶數(shù),并且包含最外側(cè)的兩層,常見(jiàn)的PCB板一般是4~8層的結(jié)構(gòu)。很多PCB板的層數(shù)可以通過(guò)觀看PCB板的切面看出來(lái)。但實(shí)際上,沒(méi)有人能有這么好的眼力。所以,下面再教大家一種方法。多層板打樣的電路連接是通過(guò)埋孔和盲孔技術(shù),主板和顯示卡大多使用4層的PCB板,也有些是采用6、8層,甚至10層的PCB板。要想看出是PCB有多少層,通過(guò)觀察導(dǎo)孔就可以辯識(shí),因?yàn)樵谥靼搴惋@示卡上使用的4層板是第1、第4層走線,其他幾層另有用途(地線和電源)。所以,同雙層板一樣,導(dǎo)孔會(huì)打穿PCB板。如果有的導(dǎo)孔在PCB板正面出現(xiàn),卻在反面找不到,那么就一定是6/8層板了。如果PCB板的正反面都能找到相同的導(dǎo)孔,自然就是4層板了。把主板對(duì)著有光處,看到導(dǎo)孔的位置,如果能透光,這就是8/6層板,否就是四層板.
一個(gè)布局是否合理沒(méi)有判斷標(biāo)準(zhǔn),可以采用一些相對(duì)簡(jiǎn)單的標(biāo)準(zhǔn)來(lái)判斷布局的優(yōu)劣。最常用的標(biāo)準(zhǔn)就是使飛線總長(zhǎng)度盡可能短。一般來(lái)說(shuō),飛線總長(zhǎng)度越短,意味著布線總長(zhǎng)度也是越短(注意:這只是相對(duì)于大多數(shù)情況是正確的,并不是完全正確);走線越短,走線所占據(jù)的印制板面積也就越小,布通率越高。在走線盡可能短的同時(shí),還必須考慮布線密度的問(wèn)題。如何布局才能使飛線總長(zhǎng)度最短并且保證布局密度不至于過(guò)高而不能實(shí)現(xiàn)是個(gè)很復(fù)雜的問(wèn)題。因?yàn)?,調(diào)整布局就是調(diào)整封裝的放置位置,一個(gè)封裝的焊盤往往和幾個(gè)甚至幾十個(gè)網(wǎng)絡(luò)同時(shí)相關(guān)聯(lián),減小一個(gè)網(wǎng)絡(luò)飛線長(zhǎng)度可能會(huì)增長(zhǎng)另一個(gè)網(wǎng)絡(luò)的飛線長(zhǎng)度。如何能夠調(diào)整封裝的位置到最佳點(diǎn)實(shí)在給不出太實(shí)用的標(biāo)準(zhǔn),實(shí)際操作時(shí),主要依靠設(shè)計(jì)者的經(jīng)驗(yàn)觀查屏幕顯示的飛線是否簡(jiǎn)捷、有序和計(jì)算出的總長(zhǎng)度是否最短。飛線是手工布局和布線的主要參考標(biāo)準(zhǔn),手工調(diào)整布局時(shí)盡量使飛線走最短路徑,手工布線時(shí)常常按照飛線指示的路徑連接各個(gè)焊盤。Protel的飛線優(yōu)化算法可以有效地解決飛線連接的最短路徑問(wèn)題。飛線的連接策略Protel提供了兩種飛線連接方式供使用者選擇:順序飛線和最短樹(shù)飛線。在布線參數(shù)設(shè)置中的飛線模式頁(yè)可以設(shè)置飛線連接策略,應(yīng)該選擇最短樹(shù)策略。動(dòng)態(tài)飛線在有關(guān)飛線顯示和控制一節(jié)中已經(jīng)講到: 執(zhí)行顯示網(wǎng)絡(luò)飛線、顯示封裝飛線和顯示全部飛線命令之一后飛線顯示開(kāi)關(guān)打開(kāi),執(zhí)行隱含全部飛線命令后飛線顯示開(kāi)關(guān)關(guān)閉。
(一) 畫好原理圖很多工程師都覺(jué)得layout工作更重要一些,原理圖就是為了生成網(wǎng)表方便PCB做檢查用的。其實(shí),在后續(xù)電路調(diào)試過(guò)程中原理圖的作用會(huì)更大一些。無(wú)論是查找問(wèn)題還是和同事交流,還是原理圖更直觀更方便。另外養(yǎng)成在原理圖中做標(biāo)注的習(xí)慣,把各部分電路在layout的時(shí)候要注意到的問(wèn)題標(biāo)注在原理圖上,對(duì)自己或者對(duì)別人都是一個(gè)很好的提醒。層次化原理圖,把不同功能不同模塊的電路分成不同的頁(yè),這樣無(wú)論是讀圖還是以后重復(fù)使用都能明顯的減少工作量。使用成熟的設(shè)計(jì)總是要比設(shè)計(jì)新電路的風(fēng)險(xiǎn)小。每次看到把所有電路都放在一張圖紙上,一片密密麻麻的器件,腦袋就能大一圈。(二) 好好進(jìn)行電路布局心急的工程師畫完原理圖,把網(wǎng)表導(dǎo)入PCB后就迫不及待的把器件放好,開(kāi)始拉線。其實(shí)一個(gè)好的PCB布局能讓你后面的拉線工作變得簡(jiǎn)單,讓你的PCB工作的更好。每一塊板子都會(huì)有一個(gè)信號(hào)路徑,PCB布局也應(yīng)該盡量遵循這個(gè)信號(hào)路徑,讓信號(hào)在板子上可以順暢的傳輸,人們都不喜歡走迷宮,信號(hào)也一樣。如果原理圖是按照模塊設(shè)計(jì)的,PCB也一樣可以。按照不同的功能模塊可以把板子劃分為若干區(qū)域。模擬數(shù)字分開(kāi),電源信號(hào)分開(kāi),發(fā)熱器件和易感器件分開(kāi),體積較大的器件不要太靠近板邊,注意射頻信號(hào)的屏蔽等等……多花一分的時(shí)間去優(yōu)化PCB的布局,就能在拉線的時(shí)候節(jié)省更多的時(shí)間。
浙江廠家SMT插件從IC芯片的發(fā)展及封裝形式來(lái)看,芯片體積越來(lái)越小、引腳數(shù)越來(lái)越多;同時(shí),由于近年來(lái)IC工藝的發(fā)展,使得其速度也越來(lái)越高。SMT插件加工廠這就帶來(lái)了一個(gè)問(wèn)題,即電子設(shè)計(jì)的體積減小導(dǎo)致電路的布局布線密度變大,而同時(shí)信號(hào)的頻率還在提高,從而使得如何處理高速信號(hào)問(wèn)題成為一個(gè)設(shè)計(jì)能否成功的關(guān)鍵因素。隨著電子系統(tǒng)中邏輯復(fù)雜度和時(shí)鐘頻率的迅速提高,信號(hào)邊沿不斷變陡,印刷電路板的線跡互連和板層特性對(duì)系統(tǒng)電氣性能的影響也越發(fā)重要。對(duì)于低頻設(shè)計(jì),線跡互連和板層的影響可以不考慮,但當(dāng)頻率超過(guò)50 MHz時(shí),互連關(guān)系必須考慮,而在*定系統(tǒng)性能時(shí)還必須考慮印刷電路板板材的電參數(shù)。因此,高速系統(tǒng)的設(shè)計(jì)必須面對(duì)互連延遲引起的時(shí)序問(wèn)題以及串?dāng)_、傳輸線效應(yīng)等信號(hào)完整性(Signal Integrity,SI)問(wèn)題。當(dāng)硬件工作頻率增高后,每一根布線網(wǎng)絡(luò)上的傳輸線都可能成為發(fā)射天線,對(duì)其他電子設(shè)備產(chǎn)生電磁輻射或與其他設(shè)備相互干擾,從而使硬件時(shí)序邏輯產(chǎn)生混亂。電磁兼容性(Electromagnetic Compatibility,EMC)的標(biāo)準(zhǔn)提出了解決硬件實(shí)際布線網(wǎng)絡(luò)可能產(chǎn)生的電磁輻射干擾以及本身抵抗外部電磁干擾的基本要求。1 高速數(shù)字電路設(shè)計(jì)的幾個(gè)基本概念在高速數(shù)字電路中,由于串?dāng)_、反射、過(guò)沖、振蕩、地彈、偏移等信號(hào)完整性問(wèn)題,本來(lái)在低速電路中無(wú)需考慮的因素在這里就顯得格外重要;另外,隨著現(xiàn)有電氣系統(tǒng)耦合結(jié)構(gòu)越來(lái)越復(fù)雜,電磁兼容性也變成了一個(gè)不能不考慮的問(wèn)題。要解決高速電路設(shè)計(jì)的問(wèn)題,首先需要真正明白高速信號(hào)的概念。高速不是就頻率的高低來(lái)說(shuō)的,而是由信號(hào)的邊沿速度決定的,一般認(rèn)為上升時(shí)間小于4倍信號(hào)傳輸延遲時(shí)可視為高速信號(hào)。即使在工作頻率不高的系統(tǒng)中,也會(huì)出現(xiàn)信號(hào)完整性的問(wèn)題。這是由于隨著集成電路工藝的提高,所用器件I/O端口的信號(hào)邊沿比以前更陡更快,因此在工作時(shí)鐘不高的情況下也屬于高速器件,隨之帶來(lái)了信號(hào)完整性的種種問(wèn)題。