覆銅時(shí)銅和導(dǎo)線之間的間距要改變覆銅時(shí)銅和導(dǎo)線以及焊盤之間的間距,方法如下:設(shè)計(jì)—規(guī)則—Electrical—clearance,點(diǎn)右鍵建立“新規(guī)則”,出現(xiàn)clearance_1,在clearance_1規(guī)則中“第Y個(gè)對(duì)象匹配哪里”欄中選中“高級(jí)(查詢)”,在右邊的“全查詢”欄中輸入(InPoly),最后點(diǎn)“應(yīng)用”結(jié)束。如果輸入不對(duì),選則“所有”后再選“高級(jí)(查詢)”。pcb中放置某個(gè)器件時(shí)無(wú)論如何都報(bào)錯(cuò)在pcb中放置某個(gè)元件時(shí),無(wú)論如何都報(bào)錯(cuò),解決辦法是將規(guī)則里的線間距改小。如何選中所有連在一起的線或同一網(wǎng)絡(luò)的線按住“Ctrl”左鍵單擊想要選中的網(wǎng)絡(luò)線即可。無(wú)意中按出來(lái)個(gè)放大鏡在無(wú)意中按出來(lái)個(gè)放大鏡,用“SHIFT+M”取消或者選菜單項(xiàng)“工具”——“優(yōu)先選項(xiàng)”——“pcb Editor”——“Board Insight Lens”,勾選或取消“可視”即可。
香港開發(fā)貼片SMT這里主要是說(shuō)了從PCB設(shè)計(jì)封裝來(lái)解析選擇元件的技巧。元件的封裝包含很多信息,包含元件的尺寸,貼片SMT生產(chǎn)廠特別是引腳的相對(duì)位置關(guān)系,還有元件的焊盤類型。當(dāng)然我們根據(jù)元件封裝選擇元件時(shí)還有一個(gè)要注意的地方是要考慮元件的外形尺寸。引腳位置關(guān)系:主要是指我們需要將實(shí)際的元件的引腳和PCB元件的封裝的尺寸對(duì)應(yīng)起來(lái)。我們選擇不同的元件,雖然功能相同,但是元件的封裝很可能不一樣。我們需要保證PCB焊盤尺寸位置正確才能保證元件能正確焊接。焊盤的選擇:這個(gè)是我們需要考慮的比較多的地方。首先包括焊盤的類型。其類型包括兩種,一是電鍍通孔,一種是表貼類型。我們需要考慮的因素有器件成本、可用性、器件面積密度和功耗等因數(shù)。從制造角度看,表貼器件通常要比通孔器件便宜,而且一般可用性較高。對(duì)于我們一般設(shè)計(jì)來(lái)說(shuō),我們選擇表貼元件,不僅方便手工焊接,而且有利于查錯(cuò)和調(diào)試過(guò)程中更好的連接焊盤和信號(hào)。其次我們還應(yīng)該注意焊盤的位置。因?yàn)椴煌奈恢?,就代表元件?shí)際當(dāng)中不同的位置。我們?nèi)绻缓侠戆才藕副P的位置,很有可能就會(huì)出現(xiàn)一個(gè)區(qū)域元件過(guò)密,而另外一個(gè)區(qū)域元件很稀疏的情況,當(dāng)然情況更糟糕的是由于焊盤位置過(guò)近,導(dǎo)致元件之間空隙過(guò)小而無(wú)法焊接,下面就是我失敗的一個(gè)例子,我在一個(gè)光耦開關(guān)旁邊開了通孔,但是由于它們的位置過(guò)近,導(dǎo)致光耦開關(guān)焊接上去以后,通孔無(wú)法再放置螺絲了。另外一種情況就是我們要考慮焊盤如何焊接。在實(shí)際過(guò)程中我們常按一個(gè)特定的方向排列焊盤,焊接起來(lái)比較方便。元件的外形尺寸:在實(shí)際應(yīng)用當(dāng)中,一些元件(如有極性電容)可能有高度凈空限制,所以我們需要在元件選擇過(guò)程中加以考慮。我們?cè)谧畛蹰_始設(shè)計(jì)時(shí),可以先畫一個(gè)基本的電路板外框形狀,然后放置上一些計(jì)劃要使用的大型或位置關(guān)鍵元件(如連接器)。這樣,就能直觀快速地看到(沒(méi)有布線的)電路板虛擬透視圖,并給出相對(duì)精確的電路板和元器件的相對(duì)定位和元件高度。這將有助于確保PCB經(jīng)過(guò)裝配后元件能合適地放進(jìn)外包裝(塑料制品、機(jī)箱、機(jī)框等)內(nèi)。當(dāng)然我們還可以從工具菜單中調(diào)用三維預(yù)覽模式瀏覽整塊電路板。對(duì)于元件的選擇,除了要依據(jù)設(shè)計(jì)要求外,還要選擇正規(guī)廠家所生產(chǎn)的產(chǎn)品,這樣才能保證實(shí)現(xiàn)你的設(shè)計(jì)目標(biāo)。
PCB上的任何一條走線在通過(guò)高頻信號(hào)的情況下都會(huì)對(duì)該信號(hào)造成時(shí)延時(shí),蛇形走線的主要作用是補(bǔ)償“同一組相關(guān)”信號(hào)線中延時(shí)較小的部分,這些部分通常是沒(méi)有或比其它信號(hào)少通過(guò)另外的邏輯處理;最典型的就是時(shí)鐘線,通常它不需經(jīng)過(guò)任何其它邏輯處理,因而其延時(shí)會(huì)小于其它相關(guān)信號(hào)。高速數(shù)字PCB板的等線長(zhǎng)是為了使各信號(hào)的延遲差保持在一個(gè)范圍內(nèi),保證系統(tǒng)在同一周期內(nèi)讀取的數(shù)據(jù)的有效性(延遲差超過(guò)一個(gè)時(shí)鐘周期時(shí)會(huì)錯(cuò)讀下一周期的數(shù)據(jù)),一般要求延遲差不超過(guò)1/4時(shí)鐘周期,單位長(zhǎng)度的線延遲差也是固定的,延遲跟線寬,線長(zhǎng),銅厚,板層結(jié)構(gòu)有關(guān),但線過(guò)長(zhǎng)會(huì)增大分布電容和分布電感,使信號(hào)質(zhì)量,所以時(shí)鐘IC引腳一般都接RC端接,但蛇形走線并非起電感的作用,相反的,電感會(huì)使信號(hào)中的上升元中的高次諧波相移,造成信號(hào)質(zhì)量惡化,所以要求蛇形線間距最少是線寬的兩倍,信號(hào)的上升時(shí)間越小就越易受分布電容和分布電感的影響.因?yàn)閼?yīng)用場(chǎng)合不同具不同的作用,如果蛇形走線在電腦板中出現(xiàn),其主要起到一個(gè)濾波電感的作用,提高電路的抗干擾能力,電腦主機(jī)板中的蛇形走線,主要用在一些時(shí)鐘信號(hào)中,如CIClk,AGPClk,它的作用有兩點(diǎn):1、阻抗匹配2、濾波電感。對(duì)一些重要信號(hào),如INTEL HUB架構(gòu)中的HUBLink,一共13根,跑233MHz,要求必須嚴(yán)格等長(zhǎng),以消除時(shí)滯造成的隱患,繞線是解決辦法。一般來(lái)講,蛇形走線的線距>=2倍的線寬。PCI板上的蛇行線就是為了適應(yīng)PCI33MHzClock的線長(zhǎng)要求。若在一般普通PCB板中,是一個(gè)分布參數(shù)的 LC濾波器,還可作為收音機(jī)天線的電感線圈,短而窄的蛇形走線可做保險(xiǎn)絲等等.
1.系統(tǒng)布局是否保證布線的合理或者最優(yōu),是否能保證布線的可靠進(jìn)行,是否能保證電路工作的可靠性。在布局的時(shí)候需要對(duì)信號(hào)的走向以及電源和地線網(wǎng)絡(luò)有整體的了解和規(guī)劃。2.印制板尺寸是否與加工圖紙尺寸相符,能否符合PCB制造工藝要求、有無(wú)行為標(biāo)記。這一點(diǎn)需要特別注意,不少PCB板的電路布局和布線都設(shè)計(jì)得很漂亮、合理,但是疏忽了定位接插件的精確定位,導(dǎo)致設(shè)計(jì)的電路無(wú)法和其他電路對(duì)接。3.元件在二維、三維空間上有無(wú)沖突。注意器件的實(shí)際尺寸,特別是器件的高度。在焊接免布局的元器件,高度一般不能超過(guò)3mm。4.元件布局是否疏密有序、排列整齊,是否全部布完。在元器件布局的時(shí)候,不僅要考慮信號(hào)的走向和信號(hào)的類型、需要注意或者保護(hù)的地方,同時(shí)也要考慮器件布局的整體密度,做到疏密均勻。5.需經(jīng)常更換的元件能否方便地更換,插件板插入設(shè)備是否方便。應(yīng)保證經(jīng)常更換的元器件的更換和接插的方便和可靠。6.調(diào)整可調(diào)元件是否方便。7.熱敏元件與發(fā)熱元件之間是否有適當(dāng)?shù)木嚯x。8.在需要散熱的地方是否裝有散熱器或者風(fēng)扇,空氣流是否通暢。應(yīng)注意元器件和電路板的散熱。9.信號(hào)走向是否順暢且互連最短。10.插頭、插座等與機(jī)械設(shè)計(jì)是否矛盾。11.線路的干擾問(wèn)題是否有所考慮。12.電路板的機(jī)械強(qiáng)度和性能是否有所考慮。13.電路板布局的藝術(shù)性及其美觀性。
在高速設(shè)計(jì)中,可控阻抗板和線路的特性阻抗問(wèn)題困擾著許多中國(guó)工程師。本文通過(guò)簡(jiǎn)單而且直觀的方法介紹了特性阻抗的基本性質(zhì)、計(jì)算和測(cè)量方法。在高速設(shè)計(jì)中,可控阻抗板和線路的特性阻抗是最重要和最普遍的問(wèn)題之一。首先了解一下傳輸線的定義:傳輸線由兩個(gè)具有一定長(zhǎng)度的導(dǎo)體組成,一個(gè)導(dǎo)體用來(lái)發(fā)送信號(hào),另一個(gè)用來(lái)接收信號(hào)(切記“回路”取代“地”的概念)。在一個(gè)多層板中,每一條線路都是傳輸線的組成部分,鄰近的參考平面可作為第二條線路或回路。一條線路成為“性能良好”傳輸線的關(guān)鍵是使它的特性阻抗在整個(gè)線路中保持恒定。線路板成為“可控阻抗板”的關(guān)鍵是使所有線路的特性阻抗?jié)M足一個(gè)規(guī)定值,通常在25歐姆和70歐姆之間。在多層線路板中,傳輸線性能良好的關(guān)鍵是使它的特性阻抗在整條線路中保持恒定。但是,究竟什么是特性阻抗?理解特性阻抗最簡(jiǎn)單的方法是看信號(hào)在傳輸中碰到了什么。當(dāng)沿著一條具有同樣橫截面?zhèn)鬏斁€移動(dòng)時(shí),這類似圖1所示的微波傳輸。假定把1伏特的電壓階梯波加到這條傳輸線中,如把1伏特的電池連接到傳輸線的前端(它位于發(fā)送線路和回路之間),一旦連接,這個(gè)電壓波信號(hào)沿著該線以光速傳播,它的速度通常約為6英寸/納秒。當(dāng)然,這個(gè)信號(hào)確實(shí)是發(fā)送線路和回路之間的電壓差,它可以從發(fā)送線路的任何一點(diǎn)和回路的相臨點(diǎn)來(lái)衡量。圖2是該電壓信號(hào)的傳輸示意圖。Zen的方法是先“產(chǎn)生信號(hào)”,然后沿著這條傳輸線以6英寸/納秒的速度傳播。第Y個(gè)0.01納秒前進(jìn)了0.06英寸,這時(shí)發(fā)送線路有多余的正電荷,而回路有多余的負(fù)電荷,正是這兩種電荷差維持著這兩個(gè)導(dǎo)體之間的1伏電壓差,而這兩個(gè)導(dǎo)體又組成了一個(gè)電容器。在下一個(gè)0.01納秒中,又要將一段0.06英寸傳輸線的電壓從0調(diào)整到1伏特,這必須加一些正電荷到發(fā)送線路,而加一些負(fù)電荷到接收線路。每移動(dòng)0.06英寸,必須把更多的正電荷加到發(fā)送線路,而把更多的負(fù)電荷加到回路。每隔0.01納秒,必須對(duì)傳輸線路的另外一段進(jìn)行充電,然后信號(hào)開始沿著這一段傳播。電荷來(lái)自傳輸線前端的電池,當(dāng)沿著這條線移動(dòng)時(shí),就給傳輸線的連續(xù)部分充電,因而在發(fā)送線路和回路之間形成了1伏特的電壓差。每前進(jìn)0.01納秒,就從電池中獲得一些電荷(±Q),恒定的時(shí)間間隔(±t)內(nèi)從電池中流出的恒定電量(±Q)就是一種恒定電流。流入回路的負(fù)電流實(shí)際上與流出的正電流相等,而且正好在信號(hào)波的前端,交流電流通過(guò)上、下線路組成的電容,結(jié)束整個(gè)循環(huán)過(guò)程。
一個(gè)高明的CAD工程師需要做的是:如何綜合考慮各方意見(jiàn),達(dá)到最佳結(jié)合點(diǎn)。以下為EDADOC專家根據(jù)個(gè)人在通訊產(chǎn)品PCB設(shè)計(jì)的多年經(jīng)驗(yàn),所總結(jié)出來(lái)的層疊設(shè)計(jì)參考,與大家共享。 PCB層疊設(shè)計(jì)基本原則 CAD工程師在完成布局(或預(yù)布局)后,重點(diǎn)對(duì)本板的布線瓶徑處進(jìn)行分析,再結(jié)合EDA軟件關(guān)于布線密度(PIN/RAT)的報(bào)告參數(shù)、綜合本板諸如差分線、敏感信號(hào)線、特殊拓?fù)浣Y(jié)構(gòu)等有特殊布線要求的信號(hào)數(shù)量、種類確定布線層數(shù);再根據(jù)單板的電源、地的種類、分布、有特殊布線需求的信號(hào)層數(shù),綜合單板的性能指標(biāo)要求與成本承受能力,確定單板的電源、地的層數(shù)以及它們與信號(hào)層的相對(duì)排布位置。單板層的排布一般原則:A)與元件面相鄰的層為地平面,提供器件屏蔽層以及為頂層布線提供回流平面;B)所有信號(hào)層盡可能與地平面相鄰(確保關(guān)鍵信號(hào)層與地平面相鄰);C)主電源盡可能與其對(duì)應(yīng)地相鄰;D)盡量避免兩信號(hào)層直接相鄰;