隨著PCB設(shè)計(jì)復(fù)雜度的逐步提高,對(duì)于信號(hào)完整性的分析除了反射,串?dāng)_以及EMI之外,穩(wěn)定可靠的電源供應(yīng)也成為設(shè)計(jì)者們重點(diǎn)研究的方向之一。尤其當(dāng)開(kāi)關(guān)器件數(shù)目不斷增加,核心電壓不斷減小的時(shí)候,電源的波動(dòng)往往會(huì)給系統(tǒng)帶來(lái)致命的影響,于是人們提出了新的名詞:電源完整性,簡(jiǎn)稱(chēng)PI(powerintegrity)。當(dāng)今國(guó)際市場(chǎng)上,IC設(shè)計(jì)比較發(fā)達(dá),但電源完整性設(shè)計(jì)還是一個(gè)薄弱的環(huán)節(jié)。因此本文提出了PCB板中電源完整性問(wèn)題的產(chǎn)生,分析了影響電源完整性的因素并提出了解決PCB板中電源完整性問(wèn)題的優(yōu)化方法與經(jīng)驗(yàn)設(shè)計(jì),具有較強(qiáng)的理論分析與實(shí)際工程應(yīng)用價(jià)值。二、電源噪聲的起因及分析對(duì)于電源噪聲的起因我們通過(guò)一個(gè)與非門(mén)電路圖進(jìn)行分析。圖1中的電路圖為一個(gè)三輸入與非門(mén)的結(jié)構(gòu)圖,因?yàn)榕c非門(mén)屬于數(shù)字器件,它是通過(guò)“1”和“0”電平的切換來(lái)工作的。隨著IC技術(shù)的不斷提高,數(shù)字器件的切換速度也越來(lái)越快,這就引進(jìn)了更多的高頻分量,同時(shí)回路中的電感在高頻下就很容易引起電源波動(dòng)。如在圖1中,當(dāng)與非門(mén)輸入全為高電平時(shí),電路中的三極管導(dǎo)通,電路瞬間短路,電源向電容充電,同時(shí)流入地線。此時(shí)由于電源線和地線上存在寄生電感,我們由公式V=LdI/dt可知,這將在電源線和地線上產(chǎn)生電壓波動(dòng),如圖2中所示的電平上升沿所引入的ΔI噪聲。當(dāng)與非門(mén)輸入為低電平時(shí),此時(shí)電容放電,將在地線上產(chǎn)生較大的ΔI噪聲;而電源此時(shí)只有電路的瞬間短路所引起的電流突變,由于不存在向電容充電而使電流突變相對(duì)于上升沿來(lái)說(shuō)要小。從對(duì)與非門(mén)的電路進(jìn)行分析我們知道,造成電源不穩(wěn)定的根源主要在于兩個(gè)方面:一是器件高速開(kāi)關(guān)狀態(tài)下,瞬態(tài)的交變電流過(guò)大;
1.系統(tǒng)布局是否保證布線的合理或者最優(yōu),是否能保證布線的可靠進(jìn)行,是否能保證電路工作的可靠性。在布局的時(shí)候需要對(duì)信號(hào)的走向以及電源和地線網(wǎng)絡(luò)有整體的了解和規(guī)劃。2.印制板尺寸是否與加工圖紙尺寸相符,能否符合PCB制造工藝要求、有無(wú)行為標(biāo)記。這一點(diǎn)需要特別注意,不少PCB板的電路布局和布線都設(shè)計(jì)得很漂亮、合理,但是疏忽了定位接插件的精確定位,導(dǎo)致設(shè)計(jì)的電路無(wú)法和其他電路對(duì)接。3.元件在二維、三維空間上有無(wú)沖突。注意器件的實(shí)際尺寸,特別是器件的高度。在焊接免布局的元器件,高度一般不能超過(guò)3mm。4.元件布局是否疏密有序、排列整齊,是否全部布完。在元器件布局的時(shí)候,不僅要考慮信號(hào)的走向和信號(hào)的類(lèi)型、需要注意或者保護(hù)的地方,同時(shí)也要考慮器件布局的整體密度,做到疏密均勻。5.需經(jīng)常更換的元件能否方便地更換,插件板插入設(shè)備是否方便。應(yīng)保證經(jīng)常更換的元器件的更換和接插的方便和可靠。6.調(diào)整可調(diào)元件是否方便。7.熱敏元件與發(fā)熱元件之間是否有適當(dāng)?shù)木嚯x。8.在需要散熱的地方是否裝有散熱器或者風(fēng)扇,空氣流是否通暢。應(yīng)注意元器件和電路板的散熱。9.信號(hào)走向是否順暢且互連最短。10.插頭、插座等與機(jī)械設(shè)計(jì)是否矛盾。11.線路的干擾問(wèn)題是否有所考慮。12.電路板的機(jī)械強(qiáng)度和性能是否有所考慮。13.電路板布局的藝術(shù)性及其美觀性。
重慶開(kāi)發(fā)線路板印制從IC芯片的發(fā)展及封裝形式來(lái)看,芯片體積越來(lái)越小、引腳數(shù)越來(lái)越多;同時(shí),由于近年來(lái)IC工藝的發(fā)展,使得其速度也越來(lái)越高。線路板印制加工廠這就帶來(lái)了一個(gè)問(wèn)題,即電子設(shè)計(jì)的體積減小導(dǎo)致電路的布局布線密度變大,而同時(shí)信號(hào)的頻率還在提高,從而使得如何處理高速信號(hào)問(wèn)題成為一個(gè)設(shè)計(jì)能否成功的關(guān)鍵因素。隨著電子系統(tǒng)中邏輯復(fù)雜度和時(shí)鐘頻率的迅速提高,信號(hào)邊沿不斷變陡,印刷電路板的線跡互連和板層特性對(duì)系統(tǒng)電氣性能的影響也越發(fā)重要。對(duì)于低頻設(shè)計(jì),線跡互連和板層的影響可以不考慮,但當(dāng)頻率超過(guò)50 MHz時(shí),互連關(guān)系必須考慮,而在*定系統(tǒng)性能時(shí)還必須考慮印刷電路板板材的電參數(shù)。因此,高速系統(tǒng)的設(shè)計(jì)必須面對(duì)互連延遲引起的時(shí)序問(wèn)題以及串?dāng)_、傳輸線效應(yīng)等信號(hào)完整性(Signal Integrity,SI)問(wèn)題。當(dāng)硬件工作頻率增高后,每一根布線網(wǎng)絡(luò)上的傳輸線都可能成為發(fā)射天線,對(duì)其他電子設(shè)備產(chǎn)生電磁輻射或與其他設(shè)備相互干擾,從而使硬件時(shí)序邏輯產(chǎn)生混亂。電磁兼容性(Electromagnetic Compatibility,EMC)的標(biāo)準(zhǔn)提出了解決硬件實(shí)際布線網(wǎng)絡(luò)可能產(chǎn)生的電磁輻射干擾以及本身抵抗外部電磁干擾的基本要求。1 高速數(shù)字電路設(shè)計(jì)的幾個(gè)基本概念在高速數(shù)字電路中,由于串?dāng)_、反射、過(guò)沖、振蕩、地彈、偏移等信號(hào)完整性問(wèn)題,本來(lái)在低速電路中無(wú)需考慮的因素在這里就顯得格外重要;另外,隨著現(xiàn)有電氣系統(tǒng)耦合結(jié)構(gòu)越來(lái)越復(fù)雜,電磁兼容性也變成了一個(gè)不能不考慮的問(wèn)題。要解決高速電路設(shè)計(jì)的問(wèn)題,首先需要真正明白高速信號(hào)的概念。高速不是就頻率的高低來(lái)說(shuō)的,而是由信號(hào)的邊沿速度決定的,一般認(rèn)為上升時(shí)間小于4倍信號(hào)傳輸延遲時(shí)可視為高速信號(hào)。即使在工作頻率不高的系統(tǒng)中,也會(huì)出現(xiàn)信號(hào)完整性的問(wèn)題。這是由于隨著集成電路工藝的提高,所用器件I/O端口的信號(hào)邊沿比以前更陡更快,因此在工作時(shí)鐘不高的情況下也屬于高速器件,隨之帶來(lái)了信號(hào)完整性的種種問(wèn)題。
解決EMI問(wèn)題的辦法很多,現(xiàn)代的EMI抑制方法包括:利用EMI抑制涂層、選用合適的EMI抑制零配件和EMI仿真設(shè)計(jì)等。本文從最基本的PCB布板出發(fā),討論P(yáng)CB分層堆疊在控制EMI輻射中的作用和設(shè)計(jì)技巧。電源匯流排在IC的電源引腳附近合理地安置適當(dāng)容量的電容,可使IC輸出電壓的跳變來(lái)得更快。然而,問(wèn)題并非到此為止。由于電容呈有限頻率響應(yīng)的特性,這使得電容無(wú)法在全頻帶上生成干凈地驅(qū)動(dòng)IC輸出所需要的諧波功率。除此之外,電源匯流排上形成的瞬態(tài)電壓在去耦路徑的電感兩端會(huì)形成電壓降,這些瞬態(tài)電壓就是主要的共模EMI干擾源。我們應(yīng)該怎么解決這些問(wèn)題?就我們電路板上的IC而言,IC周?chē)碾娫磳涌梢钥闯墒莾?yōu)良的高頻電容器,它可以收集為干凈輸出提供高頻能量的分立電容器所泄漏的那部份能量。此外,優(yōu)良的電源層的電感要小,從而電感所合成的瞬態(tài)信號(hào)也小,進(jìn)而降低共模EMI。當(dāng)然,電源層到IC電源引腳的連線必須盡可能短,因?yàn)閿?shù)位信號(hào)的上升沿越來(lái)越快,最好是直接連到IC電源引腳所在的焊盤(pán)上,這要另外討論。為了控制共模EMI,電源層要有助于去耦和具有足夠低的電感,這個(gè)電源層必須是一個(gè)設(shè)計(jì)相當(dāng)好的電源層的配對(duì)。有人可能會(huì)問(wèn),好到什么程度才算好?問(wèn)題的答案取決于電源的分層、層間的材料以及工作頻率(即IC上升時(shí)間的函數(shù))。通常,電源分層的間距是6mil,夾層是FR4材料,則每平方英寸電源層的等效電容約為75pF。顯然,層間距越小電容越大。
在PCB(印制電路板)中,印制導(dǎo)線用來(lái)實(shí)現(xiàn)電路元件和器件之間電氣連接,是PCB中的重要組件,PCB導(dǎo)線多為銅線,銅自身的物理特性也導(dǎo)致其在導(dǎo)電過(guò)程中必然存在一定的阻抗,導(dǎo)線中的電感成分會(huì)影響電壓信號(hào)的傳輸,而電阻成分則會(huì)影響電流信號(hào)的傳輸,在高頻線路中電感的影響尤為嚴(yán)重,因此,在PCB設(shè)計(jì)中必須注意和消除印制導(dǎo)線阻抗所帶來(lái)的影響。1印制導(dǎo)線產(chǎn)生干擾的原因PCB上的印制導(dǎo)線通電后在直流或交流狀態(tài)下分別對(duì)電流呈現(xiàn)電阻或感抗,而平行導(dǎo)線之間存在電感效應(yīng),電阻效應(yīng),電導(dǎo)效應(yīng),互感效應(yīng);一根導(dǎo)線上的變化電流必然影響另一根導(dǎo)線,從而產(chǎn)生干擾;PCB板外連接導(dǎo)線甚至元器件引線都可能成為發(fā)射或接收干擾信號(hào)的天線。印制導(dǎo)線的直流電阻和交流阻抗可以通過(guò)公式和公式來(lái)計(jì)算,R=PL/S和XL=2πfL式中L為印制導(dǎo)線長(zhǎng)度(m),s為導(dǎo)線截面積(mm2),ρ為銅的電阻率,TT為常數(shù),f為交流頻率。正是由于這些阻抗的存在,從而產(chǎn)生一定的電位差,這些電位差的存在,必然會(huì)帶來(lái)干擾,從而影響電路的正常工作。2 PCB電流與導(dǎo)線寬度的關(guān)系PCB導(dǎo)線寬度與電路電流承載值有關(guān),一般導(dǎo)線越寬,承載電流的能力越強(qiáng)。在實(shí)際的PCB制作過(guò)程中,導(dǎo)線寬度應(yīng)以能滿足電氣性能要求而又便于生產(chǎn)為宜,它的最小值以承受的電流大小而定,導(dǎo)線寬度和間距可取0.3mm(12mil)。導(dǎo)線的寬度在大電流的情況下還要考慮其溫升問(wèn)題。PCB設(shè)計(jì)銅鉑厚度、線寬