在PCB(印制電路板)中,印制導線用來實現(xiàn)電路元件和器件之間電氣連接,是PCB中的重要組件,PCB導線多為銅線,銅自身的物理特性也導致其在導電過程中必然存在一定的阻抗,導線中的電感成分會影響電壓信號的傳輸,而電阻成分則會影響電流信號的傳輸,在高頻線路中電感的影響尤為嚴重,因此,在PCB設計中必須注意和消除印制導線阻抗所帶來的影響。1印制導線產(chǎn)生干擾的原因PCB上的印制導線通電后在直流或交流狀態(tài)下分別對電流呈現(xiàn)電阻或感抗,而平行導線之間存在電感效應,電阻效應,電導效應,互感效應;一根導線上的變化電流必然影響另一根導線,從而產(chǎn)生干擾;PCB板外連接導線甚至元器件引線都可能成為發(fā)射或接收干擾信號的天線。印制導線的直流電阻和交流阻抗可以通過公式和公式來計算,R=PL/S和XL=2πfL式中L為印制導線長度(m),s為導線截面積(mm2),ρ為銅的電阻率,TT為常數(shù),f為交流頻率。正是由于這些阻抗的存在,從而產(chǎn)生一定的電位差,這些電位差的存在,必然會帶來干擾,從而影響電路的正常工作。2 PCB電流與導線寬度的關系PCB導線寬度與電路電流承載值有關,一般導線越寬,承載電流的能力越強。在實際的PCB制作過程中,導線寬度應以能滿足電氣性能要求而又便于生產(chǎn)為宜,它的最小值以承受的電流大小而定,導線寬度和間距可取0.3mm(12mil)。導線的寬度在大電流的情況下還要考慮其溫升問題。PCB設計銅鉑厚度、線寬
1. 從原理圖到PCB的設計流程建立元件參數(shù)——>輸入原理網(wǎng)表->設計參數(shù)設置->手工布局->手工布線->驗證設計——>復查->CAM輸出。2. 參數(shù)設置相鄰導線間距必須能滿足電氣安全要求,而且為了便于操作和生產(chǎn),間距也應盡量寬些。最小間距至少要能適合承受的電壓,在布線密度較低時,信號線的間距可適當?shù)丶哟螅瑢Ω?、低電平懸殊的信號線應盡可能地短且加大間距,一般情況下將走線間距設為8mil。焊盤內(nèi)孔邊緣到印制板邊的距離要大于1mm,這樣可以避免加工時導致焊盤缺損。當與焊盤連接的走線較細時,要將焊盤與走線之間的連接設計成水滴狀,這樣的好處是焊盤不容易起皮,而是走線與焊盤不易斷開。3. 元器件布局實踐證明,即使電路原理圖設計正確,印制電路板設計不當,也會對電子設備的可靠性產(chǎn)生不利影響。例如,如果印制板兩條細平行線靠得很近,則會形成信號波形的延遲,在傳輸線的終端形成反射噪聲;由于電源、地線的考慮不周到而引起的干擾,會使產(chǎn)品的性能下降,因此,在設計印制電路板的時候,應注意采用正確的方法。每一個開關電源都有四個電流回路:◆ 電源開關交流回路◆ 輸出整流交流回路◆ 輸入信號源電流回路◆ 輸出負載電流回路輸入回路通過一個近似直流的電流對輸入電容充電,濾波電容主要起到一個寬帶儲能作用;類似地,輸出濾波電容也用來儲存來自輸出整流器的高頻能量,同時消除輸出負載回路的直流能量。所以,輸入和輸出濾波電容的接線端十分重要,輸入及輸出電流回路應分別只從濾波電容的接線端連接到電源;如果在輸入/輸出回路和電源開關/整流回路之間的連接無法與電容的接線端直接相連,交流能量將由輸入或輸出濾波電容并輻射到環(huán)境中去。電源開關交流回路和整流器的交流回路包含高幅梯形電流,這些電流中諧波成分很高,其頻率遠大于開關基頻,峰值幅度可高達持續(xù)輸入/輸出直流電流幅度的5倍,過渡時間通常約為50ns。這兩個回路最容易產(chǎn)生電磁干擾,因此必須在電源中其它印制線布線之前先布好這些交流回路,每個回路的三種主要的元件濾波電容、電源開關或整流器、電感或變壓器應彼此相鄰地進行放置,調整元件位置使它們之間的電流路徑盡可能短。
1.布局首先,要考慮PCB尺寸大小。PCB尺寸過大時,印制線條長,阻抗增加,抗噪聲能力下降,成本也增加;過小,則散熱不好,且鄰近線條易受干擾。在確定PCB尺寸后.再確定特殊元件的位置。最后,根據(jù)電路的功能單元,對電路的全部元器件進行布局。在確定特殊元件的位置時要遵守以下原則:(1)盡可能縮短高頻元器件之間的連線,設法減少它們的分布參數(shù)和相互間的電磁干擾。易受干擾的元器件不能相互挨得太近,輸入和輸出元件應盡量遠離。(2)某些元器件或導線之間可能有較高的電位差,應加大它們之間的距離,以免放電引出意外短路。帶高電壓的元器件應盡量布置在調試時手不易觸及的地方。(3)應留出印制扳定位孔及固定支架所占用的位置。根據(jù)電路的功能單元.對電路的全部元器件進行布局時,要符合以下原則:(1)按照電路的流程安排各個功能電路單元的位置,使布局便于信號流通,并使信號盡可能保持一致的方向。(2)以每個功能電路的核心元件為中心,圍繞它來進行布局。元器件應均勻、整齊、緊湊地排列在PCB上.盡量減少和縮短各元器件之間的引線和連接。(3)在高頻下工作的電路,要考慮元器件之間的分布參數(shù)。一般電路應盡可能使元器件平行排列。這樣,不但美觀.而且裝焊容易.易于批量生產(chǎn)。(4)位于電路板邊緣的元器件,離電路板邊緣一般不小于2mm。電路板的最佳形狀為矩形。
香港專業(yè)貼片SMT1.寄生電容過孔本身存在著對地或電源的寄生電容,如果已知過孔在內(nèi)層上的隔離孔直徑為D2;專業(yè)貼片SMT過孔焊盤的直徑為D1;PCB的厚度為T;板基材的相對介電常數(shù)為ε;過孔的寄生電容延Κ了電路中信號的上升時問,降低了電路的速度。如果一塊厚度為25mil的PCB,使用內(nèi)徑為10mil,焊盤直徑為20mil的過孔,內(nèi)層電氣間隙寬度為32mil時,可以通過上面的公式近似算出過孔的寄生電容大致為0.259 pF。如果走線的特性阻抗為30Ω,則該寄生電容引起的信號上升時間延長量。系數(shù)1/2是因為過孔在走線的中途。從這些數(shù)值可以看出,盡管單個過孔的寄生電容引起的上升沿變緩的效用不是很明顯,但是如果走線中多次使用過孔進行層間的切換,設計者還是要慎重考慮的。2.寄生電感過孔還具有與其高度和直徑直接相關的串聯(lián)寄生電感。若九是過孔的高度;d是中心鉆孔的直徑;則過孔的寄生電感L近似為在高速數(shù)字電路的設計中,寄生電感帶來的危害超過寄生電容的影響。過孔的寄生串聯(lián)電感會削弱旁路電容在電源或地平面濾除噪聲的作用,減弱整個電源系統(tǒng)的濾波效用c因此旁路和去耦電容的過孔應該盡可能短,以使其電感值最小。通過上面對過孔寄生特性的分析,為了減小過孔的寄生效應帶來的不利影響,在進行高速PCB設計時應盡量做到:· 盡量減少過孔,尤其是時鐘信號走線;· 使用較薄的PCB有利于減小過孔的兩種寄生參數(shù);· 過孔阻抗應該盡可能與其連接的走線的阻抗相匹配,以便減小信號的反射;
第Y章 溶液濃度計算方法在印制電路板制造技術,各種溶液占了很大的比重,對印制電路板的最終產(chǎn)品質量起到關鍵的作用。無論是選購或者自配都必須進行科學計算。正確的計算才能確保各種溶液的成分在工藝范圍內(nèi),對確保產(chǎn)品質量起到重要的作用。根據(jù)印制電路板生產(chǎn)的特點,提供六種計算方法供同行選用。1.體積比例濃度計算:定義:是指溶質(或濃溶液)體積與溶劑體積之比值。舉例:1:5硫酸溶液就是一體積濃硫酸與五體積水配制而成。2.克升濃度計算:定義:一升溶液里所含溶質的克數(shù)。舉例:100克硫酸銅溶于水溶液10升,問一升濃度是多少?100/10=10克/升3.重量百分比濃度計算定義:用溶質的重量占全部溶液重理的百分比表示。
從IC芯片的發(fā)展及封裝形式來看,芯片體積越來越小、引腳數(shù)越來越多;同時,由于近年來IC工藝的發(fā)展,使得其速度也越來越高。這就帶來了一個問題,即電子設計的體積減小導致電路的布局布線密度變大,而同時信號的頻率還在提高,從而使得如何處理高速信號問題成為一個設計能否成功的關鍵因素。隨著電子系統(tǒng)中邏輯復雜度和時鐘頻率的迅速提高,信號邊沿不斷變陡,印刷電路板的線跡互連和板層特性對系統(tǒng)電氣性能的影響也越發(fā)重要。對于低頻設計,線跡互連和板層的影響可以不考慮,但當頻率超過50 MHz時,互連關系必須考慮,而在*定系統(tǒng)性能時還必須考慮印刷電路板板材的電參數(shù)。因此,高速系統(tǒng)的設計必須面對互連延遲引起的時序問題以及串擾、傳輸線效應等信號完整性(Signal Integrity,SI)問題。當硬件工作頻率增高后,每一根布線網(wǎng)絡上的傳輸線都可能成為發(fā)射天線,對其他電子設備產(chǎn)生電磁輻射或與其他設備相互干擾,從而使硬件時序邏輯產(chǎn)生混亂。電磁兼容性(Electromagnetic Compatibility,EMC)的標準提出了解決硬件實際布線網(wǎng)絡可能產(chǎn)生的電磁輻射干擾以及本身抵抗外部電磁干擾的基本要求。1 高速數(shù)字電路設計的幾個基本概念在高速數(shù)字電路中,由于串擾、反射、過沖、振蕩、地彈、偏移等信號完整性問題,本來在低速電路中無需考慮的因素在這里就顯得格外重要;另外,隨著現(xiàn)有電氣系統(tǒng)耦合結構越來越復雜,電磁兼容性也變成了一個不能不考慮的問題。要解決高速電路設計的問題,首先需要真正明白高速信號的概念。高速不是就頻率的高低來說的,而是由信號的邊沿速度決定的,一般認為上升時間小于4倍信號傳輸延遲時可視為高速信號。即使在工作頻率不高的系統(tǒng)中,也會出現(xiàn)信號完整性的問題。這是由于隨著集成電路工藝的提高,所用器件I/O端口的信號邊沿比以前更陡更快,因此在工作時鐘不高的情況下也屬于高速器件,隨之帶來了信號完整性的種種問題。