1、PCB分板機對于運轉(zhuǎn)問題的原因:蓄電池沒有充足電力,蓄電池和啟動電機之間的連接斷開。蓄電池或接線卡子出現(xiàn)的氧化的現(xiàn)象;電磁開關(guān)與兩大接線柱接觸不良或是導(dǎo)流片被嚴重燒蝕;電刷出現(xiàn)磨損、折斷或是電刷卡在刷架中;電刷整流器間存在油污或是整流片的嚴重燒蝕。2、繞組部分短路或斷路:有三個原因會出現(xiàn)這種情況,一是電樞繞組或是換向器片出現(xiàn)脫焊現(xiàn)象,二是軸承或銅套出現(xiàn)磨損導(dǎo)致轉(zhuǎn)子掃膛,三是在安裝的時候4個電刷的位置裝錯了或是新?lián)Q的軸套間隙過大。PCB分板機啟動時空轉(zhuǎn):撥叉安裝不正確,撥叉滑柱裝置在挪動襯套內(nèi)讓電動機齒輪不可能與撥叉一同轉(zhuǎn)動。3.PCB分板機啟動電機就會轉(zhuǎn)動。電磁開關(guān)鐵芯和接盤推桿間間的間隙太大會造成單向離合器打滑,無法帶動飛輪齒圈轉(zhuǎn)動。啟動電機齒輪一旦嚴重磨損,就會無法與飛輪齒圈很好地磨合。電磁開關(guān)常吸常開,是指在按下啟動開關(guān)后,電磁開關(guān)的鐵芯剛被吸上去就會馬上脫下來,脫下來后又會被吸上去,然后又馬上脫下來,達不到啟動發(fā)起機的效果1。呈現(xiàn)這種毛病現(xiàn)象的常見緣由是堅持線圈斷路。
解決EMI問題的辦法很多,現(xiàn)代的EMI抑制方法包括:利用EMI抑制涂層、選用合適的EMI抑制零配件和EMI仿真設(shè)計等。本文從最基本的PCB布板出發(fā),討論PCB分層堆疊在控制EMI輻射中的作用和設(shè)計技巧。電源匯流排在IC的電源引腳附近合理地安置適當容量的電容,可使IC輸出電壓的跳變來得更快。然而,問題并非到此為止。由于電容呈有限頻率響應(yīng)的特性,這使得電容無法在全頻帶上生成干凈地驅(qū)動IC輸出所需要的諧波功率。除此之外,電源匯流排上形成的瞬態(tài)電壓在去耦路徑的電感兩端會形成電壓降,這些瞬態(tài)電壓就是主要的共模EMI干擾源。我們應(yīng)該怎么解決這些問題?就我們電路板上的IC而言,IC周圍的電源層可以看成是優(yōu)良的高頻電容器,它可以收集為干凈輸出提供高頻能量的分立電容器所泄漏的那部份能量。此外,優(yōu)良的電源層的電感要小,從而電感所合成的瞬態(tài)信號也小,進而降低共模EMI。當然,電源層到IC電源引腳的連線必須盡可能短,因為數(shù)位信號的上升沿越來越快,最好是直接連到IC電源引腳所在的焊盤上,這要另外討論。為了控制共模EMI,電源層要有助于去耦和具有足夠低的電感,這個電源層必須是一個設(shè)計相當好的電源層的配對。有人可能會問,好到什么程度才算好?問題的答案取決于電源的分層、層間的材料以及工作頻率(即IC上升時間的函數(shù))。通常,電源分層的間距是6mil,夾層是FR4材料,則每平方英寸電源層的等效電容約為75pF。顯然,層間距越小電容越大。
1. 如果是人工焊接,要養(yǎng)成好的習(xí)慣,首先,焊接前要目視檢查一遍PCB板,并用萬用表檢查關(guān)鍵電路(特別是電源與地)是否短路;其次,每次焊接完一個芯片就用萬用表測一下電源和地是否短路;此外,焊接時不要亂甩烙鐵,如果把焊錫甩到芯片的焊腳上(特別是表貼元件),就不容易查到。2. 在計算機上打開PCB圖,點亮短路的網(wǎng)絡(luò),看什么地方離的最近,最容易被連到一塊。特別要注意IC內(nèi)部短路。3. 發(fā)現(xiàn)有短路現(xiàn)象。拿一塊板來割線(特別適合單/雙層板),割線后將每部分功能塊分別通電,一部分一部分排除。4. 使用短路定位分析儀,如:新加坡PROTEQ CB2000短路追蹤儀,香港靈智科技QT50短路追蹤儀,英國POLAR ToneOhm950多層板路短路探測儀等等。5. 如果有BGA芯片,由于所有焊點被芯片覆蓋看不見,而且又是多層板(4層以上),因此最好在設(shè)計時將每個芯片的電源分割開,用磁珠或0歐電阻連接,這樣出現(xiàn)電源與地短路時,斷開磁珠檢測,很容易定位到某一芯片。由于BGA的焊接難度大,如果不是機器自動焊接,稍不注意就會把相鄰的電源與地兩個焊球短路。
廠家線路板貼片pcn設(shè)計問題集第Y部分從pcb如何選材到運用等一系列問題進行總結(jié)。1、如何選擇PCB板材?選擇PCB板材必須在滿足設(shè)計需求和可量產(chǎn)性及成本中間取得平衡點。線路板貼片生產(chǎn)廠設(shè)計需求包含電氣和機構(gòu)這兩部分。通常在設(shè)計非常高速的PCB板子(大于GHz的頻率)時這材質(zhì)問題會比較重要。例如,現(xiàn)在常用的FR-4材質(zhì),在幾個GHz的頻率時的介質(zhì)損耗(dielectric loss)會對信號衰減有很大的影響,可能就不合用。就電氣而言,要注意介電常數(shù)(dielectric constant)和介質(zhì)損在所設(shè)計的頻率是否合用。2、如何避免高頻干擾?避免高頻干擾的基本思路是盡量降低高頻信號電磁場的干擾,也就是所謂的串擾(Crosstalk)??捎美蟾咚傩盘柡湍M信號之間的距離,或加ground guard/shunt traces在模擬信號旁邊。還要注意數(shù)字地對模擬地的噪聲干擾。3、在高速設(shè)計中,如何解決信號的完整性問題?信號完整性基本上是阻抗匹配的問題。而影響阻抗匹配的因素有信號源的架構(gòu)和輸出阻抗(output impedance),走線的特性阻抗,負載端的特性,走線的拓樸(topology)架構(gòu)等。解決的方式是靠端接(termination)與調(diào)整走線的拓樸。