線(xiàn)路板打樣本身的基板是由隔熱、并不易彎曲的材質(zhì)所制作成。在表層能夠看到的很小線(xiàn)路材料是銅箔,原本銅箔是覆蓋在整個(gè)線(xiàn)路板板上的,并且在生產(chǎn)過(guò)程中部份被蝕刻掉,留下來(lái)的就變成網(wǎng)狀的細(xì)小線(xiàn)路了。這些線(xiàn)路被稱(chēng)作導(dǎo)線(xiàn)或稱(chēng)布線(xiàn),用來(lái)提供線(xiàn)路板上零件的電路連接。通常PCB板的顏色都是棕色或是綠色,這是阻焊漆的顏色。是絕緣的防護(hù)層,可以保護(hù)銅線(xiàn),也可以防止零件被焊到錯(cuò)誤的地方。現(xiàn)在顯卡和主板上都是多層板,很大程度上可以增加布線(xiàn)的面積。多層板用上了更多單或雙面的布線(xiàn)板,并在每層板間放進(jìn)一層絕緣層后壓合。PCB板的層數(shù)就代表了有幾層獨(dú)立的布線(xiàn)層,通常層數(shù)都是偶數(shù),并且包含最外側(cè)的兩層,常見(jiàn)的PCB板一般是4~8層的結(jié)構(gòu)。很多PCB板的層數(shù)可以通過(guò)觀(guān)看PCB板的切面看出來(lái)。但實(shí)際上,沒(méi)有人能有這么好的眼力。所以,下面再教大家一種方法。多層板打樣的電路連接是通過(guò)埋孔和盲孔技術(shù),主板和顯示卡大多使用4層的PCB板,也有些是采用6、8層,甚至10層的PCB板。要想看出是PCB有多少層,通過(guò)觀(guān)察導(dǎo)孔就可以辯識(shí),因?yàn)樵谥靼搴惋@示卡上使用的4層板是第1、第4層走線(xiàn),其他幾層另有用途(地線(xiàn)和電源)。所以,同雙層板一樣,導(dǎo)孔會(huì)打穿PCB板。如果有的導(dǎo)孔在PCB板正面出現(xiàn),卻在反面找不到,那么就一定是6/8層板了。如果PCB板的正反面都能找到相同的導(dǎo)孔,自然就是4層板了。把主板對(duì)著有光處,看到導(dǎo)孔的位置,如果能透光,這就是8/6層板,否就是四層板.
【第Y招】多層板布線(xiàn)高頻電路往往集成度較高,布線(xiàn)密度大,采用多層板既是布線(xiàn)所必須,也是降低干擾的有效手段。在PCB Layout階段,合理的選擇一定層數(shù)的印制板尺寸,能充分利用中間層來(lái)設(shè)置屏蔽,更好地實(shí)現(xiàn)就近接地,并有效地降低寄生電感和縮短信號(hào)的傳輸長(zhǎng)度,同時(shí)還能大幅度地降低信號(hào)的交叉干擾等,所有這些方法都對(duì)高頻電路的可靠性有利。有資料顯示,同種材料時(shí),四層板要比雙面板的噪聲低20dB。但是,同時(shí)也存在一個(gè)問(wèn)題,PCB半層數(shù)越高,制造工藝越復(fù)雜,單位成本也就越高,這就要求我們?cè)谶M(jìn)行PCB Layout時(shí),除了選擇合適的層數(shù)的PCB板,還需要進(jìn)行合理的元器件布局規(guī)劃,并采用正確的布線(xiàn)規(guī)則來(lái)完成設(shè)計(jì)?! 镜诙小扛咚匐娮悠骷苣_間的引線(xiàn)彎折越少越好 高頻電路布線(xiàn)的引線(xiàn)最好采用全直線(xiàn),需要轉(zhuǎn)折,可用45度折線(xiàn)或者圓弧轉(zhuǎn)折,這種要求在低頻電路中僅僅用于提高銅箔的固著強(qiáng)度,而在高頻電路中,滿(mǎn)足這一要求卻可以減少高頻信號(hào)對(duì)外的發(fā)射和相互間的耦合。 【第三招】高頻電路器件管腳間的引線(xiàn)越短越好 信號(hào)的輻射強(qiáng)度是和信號(hào)線(xiàn)的走線(xiàn)長(zhǎng)度成正比的,高頻的信號(hào)引線(xiàn)越長(zhǎng),它就越容易耦合到靠近它的元器件上去,所以對(duì)于諸如信號(hào)的時(shí)鐘、晶振、DDR的數(shù)據(jù)、LVDS線(xiàn)、USB線(xiàn)、HDMI線(xiàn)等高頻信號(hào)線(xiàn)都是要求盡可能的走線(xiàn)越短越好?! 镜谒恼小扛哳l電路器件管腳間的引線(xiàn)層間交替越少越好 所謂“引線(xiàn)的層間交替越少越好”是指元件連接過(guò)程中所用的過(guò)孔(Via)越少越好。據(jù)側(cè),一個(gè)過(guò)孔可帶來(lái)約0.5pF的分布電容,減少過(guò)孔數(shù)能顯著提高速度和減少數(shù)據(jù)出錯(cuò)的可能性。
在基于信號(hào)完整性計(jì)算機(jī)分析的PCB設(shè)計(jì)方法中,最為核心的部分就是PCB板級(jí)信號(hào)完整性模型的建立,這是與傳統(tǒng)的設(shè)計(jì)方法的區(qū)別之處。SI模型的正確性將決定設(shè)計(jì)的正確性,而SI模型的可建立性則決定了這種設(shè)計(jì)方法的可行性。目前構(gòu)成器件模型的方法有兩種:一種是從元器件的電學(xué)工作特性出發(fā),把元器件看成‘黑盒子’,測(cè)量其端口的電氣特性,提取器件模型,而不涉及器件的工作原理,稱(chēng)為行為級(jí)模型。這種模型的代表是IBIS模型和S參數(shù)。其優(yōu)點(diǎn)是建模和使用簡(jiǎn)單方便,節(jié)約資源,適用范圍廣泛,特別是在高頻、非線(xiàn)性、大功率的情況下行為級(jí)模型是一個(gè)選擇。缺點(diǎn)是精度較差,一致性不能保證,受測(cè)試技術(shù)和精度的影響。另一種是以元器件的工作原理為基礎(chǔ),從元器件的數(shù)學(xué)方程式出發(fā),得到的器件模型及模型參數(shù)與器件的物理工作原理有密切的關(guān)系。SPICE 模型是這種模型中應(yīng)用最廣泛的一種。其優(yōu)點(diǎn)是精度較高,特別是隨著建模手段的發(fā)展和半導(dǎo)體工藝的進(jìn)步和規(guī)范,人們已可以在多種級(jí)別上提供這種模型,滿(mǎn)足不同的精度需要。缺點(diǎn)是模型復(fù)雜,計(jì)算時(shí)間長(zhǎng)。一般驅(qū)動(dòng)器和接收器的模型由器件廠(chǎng)商提供,傳輸線(xiàn)的模型通常從場(chǎng)分析器中提取,封裝和連接器的模型即可以由場(chǎng)分析器提取,又可以由制造廠(chǎng)商提供。在電子設(shè)計(jì)中已經(jīng)有多種可以用于PCB板級(jí)信號(hào)完整性分析的模型,其中最為常用的有三種,分別是SPICE、IBIS和Verilog-AMS、VHDL-AMS。
吉林專(zhuān)業(yè)PCB抄板設(shè)計(jì)一、PCB沉金采用的是化學(xué)沉積的方法,通過(guò)化學(xué)氧化還原反應(yīng)的方法生成一層鍍層,一般厚度較厚,PCB抄板設(shè)計(jì)加工廠(chǎng)是化學(xué)鎳金金層沉積方法的一種,可以達(dá)到較厚的金層。二、PCB鍍金采用的是電解的原理,也叫電鍍方式。其他金屬表面處理也多數(shù)采用的是電鍍方式。在實(shí)際產(chǎn)品應(yīng)用中,90%的金板是沉金板,因?yàn)殄兘鸢搴附有圆钍撬闹旅秉c(diǎn),也是導(dǎo)致很多公司放棄鍍金工藝的直接原因!沉金工藝在印制線(xiàn)路表面上沉積顏色穩(wěn)定,光亮度好,鍍層平整,可焊性良好的鎳金鍍層。基本可分為四個(gè)階段:前處理(除油,微蝕,活化、后浸),沉鎳,沉金,后處理(廢金水洗,DI水洗,烘干)。沉金厚度在0.025-0.1um間。金應(yīng)用于電路板表面處理,因?yàn)榻鸬膶?dǎo)電性強(qiáng),抗氧化性好,壽命長(zhǎng),而鍍金板與沉金板最根本的區(qū)別在于,鍍金是硬金(耐磨),沉金是軟金(不耐磨)。1、沉金與鍍金所形成的晶體結(jié)構(gòu)不一樣,沉金對(duì)于金的厚度比鍍金要厚很多,沉金會(huì)呈金黃色,較鍍金來(lái)說(shuō)更黃(這是區(qū)分鍍金和沉金的方法之一),鍍金的會(huì)稍微發(fā)白(鎳的顏色)。2、沉金與鍍金所形成的晶體結(jié)構(gòu)不一樣,沉金相對(duì)鍍金來(lái)說(shuō)更容易焊接,不會(huì)造成焊接不良。沉金板的應(yīng)力更易控制,對(duì)有邦定的產(chǎn)品而言,更有利于邦定的加工。同時(shí)也正因?yàn)槌两鸨儒兘疖洠猿两鸢遄鼋鹗种覆荒湍?沉金板的缺點(diǎn))。3、PCB沉金板只有焊盤(pán)上有鎳金,趨膚效應(yīng)中信號(hào)的傳輸是在銅層不會(huì)對(duì)信號(hào)有影響。4、沉金較鍍金來(lái)說(shuō)晶體結(jié)構(gòu)更致密,不易產(chǎn)成氧化。5、隨著電路板加工精度要求越來(lái)越高,線(xiàn)寬、間距已經(jīng)到了0.1mm以下。鍍金則容易產(chǎn)生金絲短路。沉金板只有焊盤(pán)上有鎳金,所以不容易產(chǎn)成金絲短路。6、沉金板只有焊盤(pán)上有鎳金,所以線(xiàn)路上的阻焊與銅層的結(jié)合更牢固。工程在作補(bǔ)償時(shí)不會(huì)對(duì)間距產(chǎn)生影響。7、對(duì)于要求較高的板子,平整度要求要好,一般就采用沉金,沉金一般不會(huì)出現(xiàn)組裝后的黑墊現(xiàn)象。沉金板的平整性與使用壽命較鍍金板要好。所以目前大多數(shù)工廠(chǎng)都采用了沉金工藝生產(chǎn)金板。但是沉金工藝比鍍金工藝成本更貴(含金量更高),所以依然還有大量的低價(jià)產(chǎn)品使用鍍金工藝。
1)專(zhuān)門(mén)用于探測(cè)的測(cè)試焊盤(pán)的直徑應(yīng)該不小于0.9mm 。2) 測(cè)試焊盤(pán)周?chē)目臻g應(yīng)大于0.6mm 而小于5mm 。如果元器件的高度大于6. 7mm,那么測(cè)試焊盤(pán)應(yīng)置于該元器件5mm 以外。3) 在距離印制電路板邊緣3mm 以?xún)?nèi)不要放置任何元器件或測(cè)試焊盤(pán)。4) 測(cè)試焊盤(pán)應(yīng)放在一個(gè)網(wǎng)格中2.5mm孔的中心。如果有可能,允許使用標(biāo)準(zhǔn)探針和一個(gè)更可靠的固定裝置。5) 不要依靠連接器指針的邊緣來(lái)進(jìn)行焊盤(pán)測(cè)試。測(cè)試探針很容易損壞鍍金指針。6) 避免鍍通孔-印制電路板兩邊的探查。把測(cè)試頂端通過(guò)孔放到印制電路板的非元器件/焊接面上。
隨著集成電路輸出開(kāi)關(guān)速度提高以及PCB板密度增加,信號(hào)完整性已經(jīng)成為高速數(shù)字PCB設(shè)計(jì)必須關(guān)心的問(wèn)題之一。元器件和PCB板的參數(shù)、元器件在PCB板上的布局、高速信號(hào)的布線(xiàn)等因素,都會(huì)引起信號(hào)完整性問(wèn)題,導(dǎo)致系統(tǒng)工作不穩(wěn)定,甚至完全不工作。如何在PCB板的設(shè)計(jì)過(guò)程中充分考慮到信號(hào)完整性的因素,并采取有效的控制措施,已經(jīng)成為當(dāng)今PCB設(shè)計(jì)業(yè)界中的一個(gè)熱門(mén)課題?;谛盘?hào)完整性計(jì)算機(jī)分析的高速數(shù)字PCB板設(shè)計(jì)方法能有效地實(shí)現(xiàn)PCB設(shè)計(jì)的信號(hào)完整性。1. 信號(hào)完整性問(wèn)題概述信號(hào)完整性(SI)是指信號(hào)在電路中以正確的時(shí)序和電壓作出響應(yīng)的能力。如果電路中信號(hào)能夠以要求的時(shí)序、持續(xù)時(shí)間和電壓幅度到達(dá)IC,則該電路具有較好的信號(hào)完整性。反之,當(dāng)信號(hào)不能正常響應(yīng)時(shí),就出現(xiàn)了信號(hào)完整性問(wèn)題。從廣義上講,信號(hào)完整性問(wèn)題主要表現(xiàn)為5個(gè)方面:延遲、反射、串?dāng)_、同步切換噪聲(SSN)和電磁兼容性(EMI)。延遲是指信號(hào)在PCB板的導(dǎo)線(xiàn)上以有限的速度傳輸,信號(hào)從發(fā)送端發(fā)出到達(dá)接收端,其間存在一個(gè)傳輸延遲。信號(hào)的延遲會(huì)對(duì)系統(tǒng)的時(shí)序產(chǎn)生影響,在高速數(shù)字系統(tǒng)中,傳輸延遲主要取決于導(dǎo)線(xiàn)的長(zhǎng)度和導(dǎo)線(xiàn)周?chē)橘|(zhì)的介電常數(shù)。另外,當(dāng)PCB板上導(dǎo)線(xiàn)(高速數(shù)字系統(tǒng)中稱(chēng)為傳輸線(xiàn))的特征阻抗與負(fù)載阻抗不匹配時(shí),信號(hào)到達(dá)接收端后有一部分能量將沿著傳輸線(xiàn)反射回去,使信號(hào)波形發(fā)生畸變,甚至出現(xiàn)信號(hào)的過(guò)沖和下沖。信號(hào)如果在傳輸線(xiàn)上來(lái)回反射,就會(huì)產(chǎn)生振鈴和環(huán)繞振蕩。