1. 如果是人工焊接,要養(yǎng)成好的習(xí)慣,首先,焊接前要目視檢查一遍PCB板,并用萬用表檢查關(guān)鍵電路(特別是電源與地)是否短路;其次,每次焊接完一個芯片就用萬用表測一下電源和地是否短路;此外,焊接時不要亂甩烙鐵,如果把焊錫甩到芯片的焊腳上(特別是表貼元件),就不容易查到。2. 在計算機上打開PCB圖,點亮短路的網(wǎng)絡(luò),看什么地方離的最近,最容易被連到一塊。特別要注意IC內(nèi)部短路。3. 發(fā)現(xiàn)有短路現(xiàn)象。拿一塊板來割線(特別適合單/雙層板),割線后將每部分功能塊分別通電,一部分一部分排除。4. 使用短路定位分析儀,如:新加坡PROTEQ CB2000短路追蹤儀,香港靈智科技QT50短路追蹤儀,英國POLAR ToneOhm950多層板路短路探測儀等等。5. 如果有BGA芯片,由于所有焊點被芯片覆蓋看不見,而且又是多層板(4層以上),因此最好在設(shè)計時將每個芯片的電源分割開,用磁珠或0歐電阻連接,這樣出現(xiàn)電源與地短路時,斷開磁珠檢測,很容易定位到某一芯片。由于BGA的焊接難度大,如果不是機器自動焊接,稍不注意就會把相鄰的電源與地兩個焊球短路。
重慶開發(fā)SMT焊接解決EMI問題的辦法很多,現(xiàn)代的EMI抑制方法包括:利用EMI抑制涂層、選用合適的EMI抑制零配件和EMI仿真設(shè)計等。SMT焊接生產(chǎn)商本文從最基本的PCB布板出發(fā),討論PCB分層堆疊在控制EMI輻射中的作用和設(shè)計技巧。電源匯流排在IC的電源引腳附近合理地安置適當容量的電容,可使IC輸出電壓的跳變來得更快。然而,問題并非到此為止。由于電容呈有限頻率響應(yīng)的特性,這使得電容無法在全頻帶上生成干凈地驅(qū)動IC輸出所需要的諧波功率。除此之外,電源匯流排上形成的瞬態(tài)電壓在去耦路徑的電感兩端會形成電壓降,這些瞬態(tài)電壓就是主要的共模EMI干擾源。我們應(yīng)該怎么解決這些問題?就我們電路板上的IC而言,IC周圍的電源層可以看成是優(yōu)良的高頻電容器,它可以收集為干凈輸出提供高頻能量的分立電容器所泄漏的那部份能量。此外,優(yōu)良的電源層的電感要小,從而電感所合成的瞬態(tài)信號也小,進而降低共模EMI。當然,電源層到IC電源引腳的連線必須盡可能短,因為數(shù)位信號的上升沿越來越快,最好是直接連到IC電源引腳所在的焊盤上,這要另外討論。為了控制共模EMI,電源層要有助于去耦和具有足夠低的電感,這個電源層必須是一個設(shè)計相當好的電源層的配對。有人可能會問,好到什么程度才算好?問題的答案取決于電源的分層、層間的材料以及工作頻率(即IC上升時間的函數(shù))。通常,電源分層的間距是6mil,夾層是FR4材料,則每平方英寸電源層的等效電容約為75pF。顯然,層間距越小電容越大。
1.系統(tǒng)布局是否保證布線的合理或者最優(yōu),是否能保證布線的可靠進行,是否能保證電路工作的可靠性。在布局的時候需要對信號的走向以及電源和地線網(wǎng)絡(luò)有整體的了解和規(guī)劃。2.印制板尺寸是否與加工圖紙尺寸相符,能否符合PCB制造工藝要求、有無行為標記。這一點需要特別注意,不少PCB板的電路布局和布線都設(shè)計得很漂亮、合理,但是疏忽了定位接插件的精確定位,導(dǎo)致設(shè)計的電路無法和其他電路對接。3.元件在二維、三維空間上有無沖突。注意器件的實際尺寸,特別是器件的高度。在焊接免布局的元器件,高度一般不能超過3mm。4.元件布局是否疏密有序、排列整齊,是否全部布完。在元器件布局的時候,不僅要考慮信號的走向和信號的類型、需要注意或者保護的地方,同時也要考慮器件布局的整體密度,做到疏密均勻。5.需經(jīng)常更換的元件能否方便地更換,插件板插入設(shè)備是否方便。應(yīng)保證經(jīng)常更換的元器件的更換和接插的方便和可靠。6.調(diào)整可調(diào)元件是否方便。7.熱敏元件與發(fā)熱元件之間是否有適當?shù)木嚯x。8.在需要散熱的地方是否裝有散熱器或者風(fēng)扇,空氣流是否通暢。應(yīng)注意元器件和電路板的散熱。9.信號走向是否順暢且互連最短。10.插頭、插座等與機械設(shè)計是否矛盾。11.線路的干擾問題是否有所考慮。12.電路板的機械強度和性能是否有所考慮。13.電路板布局的藝術(shù)性及其美觀性。
一個布局是否合理沒有判斷標準,可以采用一些相對簡單的標準來判斷布局的優(yōu)劣。最常用的標準就是使飛線總長度盡可能短。一般來說,飛線總長度越短,意味著布線總長度也是越短(注意:這只是相對于大多數(shù)情況是正確的,并不是完全正確);走線越短,走線所占據(jù)的印制板面積也就越小,布通率越高。在走線盡可能短的同時,還必須考慮布線密度的問題。如何布局才能使飛線總長度最短并且保證布局密度不至于過高而不能實現(xiàn)是個很復(fù)雜的問題。因為,調(diào)整布局就是調(diào)整封裝的放置位置,一個封裝的焊盤往往和幾個甚至幾十個網(wǎng)絡(luò)同時相關(guān)聯(lián),減小一個網(wǎng)絡(luò)飛線長度可能會增長另一個網(wǎng)絡(luò)的飛線長度。如何能夠調(diào)整封裝的位置到最佳點實在給不出太實用的標準,實際操作時,主要依靠設(shè)計者的經(jīng)驗觀查屏幕顯示的飛線是否簡捷、有序和計算出的總長度是否最短。飛線是手工布局和布線的主要參考標準,手工調(diào)整布局時盡量使飛線走最短路徑,手工布線時常常按照飛線指示的路徑連接各個焊盤。Protel的飛線優(yōu)化算法可以有效地解決飛線連接的最短路徑問題。飛線的連接策略Protel提供了兩種飛線連接方式供使用者選擇:順序飛線和最短樹飛線。在布線參數(shù)設(shè)置中的飛線模式頁可以設(shè)置飛線連接策略,應(yīng)該選擇最短樹策略。動態(tài)飛線在有關(guān)飛線顯示和控制一節(jié)中已經(jīng)講到: 執(zhí)行顯示網(wǎng)絡(luò)飛線、顯示封裝飛線和顯示全部飛線命令之一后飛線顯示開關(guān)打開,執(zhí)行隱含全部飛線命令后飛線顯示開關(guān)關(guān)閉。
pcn設(shè)計問題集第Y部分從pcb如何選材到運用等一系列問題進行總結(jié)。1、如何選擇PCB板材?選擇PCB板材必須在滿足設(shè)計需求和可量產(chǎn)性及成本中間取得平衡點。設(shè)計需求包含電氣和機構(gòu)這兩部分。通常在設(shè)計非常高速的PCB板子(大于GHz的頻率)時這材質(zhì)問題會比較重要。例如,現(xiàn)在常用的FR-4材質(zhì),在幾個GHz的頻率時的介質(zhì)損耗(dielectric loss)會對信號衰減有很大的影響,可能就不合用。就電氣而言,要注意介電常數(shù)(dielectric constant)和介質(zhì)損在所設(shè)計的頻率是否合用。2、如何避免高頻干擾?避免高頻干擾的基本思路是盡量降低高頻信號電磁場的干擾,也就是所謂的串擾(Crosstalk)??捎美蟾咚傩盘柡湍M信號之間的距離,或加ground guard/shunt traces在模擬信號旁邊。還要注意數(shù)字地對模擬地的噪聲干擾。3、在高速設(shè)計中,如何解決信號的完整性問題?信號完整性基本上是阻抗匹配的問題。而影響阻抗匹配的因素有信號源的架構(gòu)和輸出阻抗(output impedance),走線的特性阻抗,負載端的特性,走線的拓樸(topology)架構(gòu)等。解決的方式是靠端接(termination)與調(diào)整走線的拓樸。