PCB布局規(guī)則1、在通常情況下,所有的元件均應(yīng)布置在電路板的同一面上,只有頂層元件過密時(shí),才能將一些高度有限并且發(fā)熱量小的器件,如貼片電阻、貼片電容、貼片IC等放在底層。2、在保證電氣性能的前提下,元件應(yīng)放置在柵格上且相互平行或垂直排列,以求整齊、美觀,在一般情況下不允許元件重疊;元件排列要緊湊,元件在整個(gè)版面上應(yīng)分布均勻、疏密一致。3、電路板上不同組件相臨焊盤圖形之間的最小間距應(yīng)在1MM以上。4、離電路板邊緣一般不小于2MM.電路板的最佳形狀為矩形,長(zhǎng)寬比為3:2或4:3.電路板面尺大于200MM乘150MM時(shí),應(yīng)考慮電路板所能承受的機(jī)械強(qiáng)度。PCB設(shè)計(jì)設(shè)置技巧PCB設(shè)計(jì)在不同階段需要進(jìn)行不同的各點(diǎn)設(shè)置,在布局階段可以采用大格點(diǎn)進(jìn)行器件布局;對(duì)于IC、非定位接插件等大器件,可以選用50~100mil的格點(diǎn)精度進(jìn)行布局,而對(duì)于電阻電容和電感等無源小器件,可采用25mil的格點(diǎn)進(jìn)行布局。大格點(diǎn)的精度有利于器件的對(duì)齊和布局的美觀。PCB設(shè)計(jì)布局技巧在PCB的布局設(shè)計(jì)中要分析電路板的單元,依據(jù)起功能進(jìn)行布局設(shè)計(jì),對(duì)電路的全部元器件進(jìn)行布局時(shí),要符合以下原則:1、按照電路的流程安排各個(gè)功能電路單元的位置,使布局便于信號(hào)流通,并使信號(hào)盡可能保持一致的方向。2、以每個(gè)功能單元的核心元器件為中心,圍繞他來進(jìn)行布局。元器件應(yīng)均勻、整體、緊湊的排列在PCB上,盡量減少和縮短各元器件之間的引線和連接。3、在高頻下工作的電路,要考慮元器件之間的分布參數(shù)。一般電路應(yīng)盡可能使元器件并行排列,這樣不但美觀,而且裝旱容易,易于批量生產(chǎn)。
PCB設(shè)計(jì)是一個(gè)細(xì)致的工作,需要的就是細(xì)心和耐心。剛開始做設(shè)計(jì)的新手經(jīng)常犯的錯(cuò)誤就是一些細(xì)節(jié)錯(cuò)誤。器件管腳弄錯(cuò)了,器件封裝用錯(cuò)了,管腳順序畫反了等等,有些可以通過飛線來解決,有些可能就讓一塊板子直接變成了廢品。畫封裝的時(shí)候多檢查一遍,投板之前把封裝打印出來和實(shí)際器件比一下,多看一眼,多檢查一遍不是強(qiáng)迫癥,只是讓這些容易犯的低級(jí)錯(cuò)誤盡量避免。否則設(shè)計(jì)的再好看的板子,上面布滿飛線,也就遠(yuǎn)談不上優(yōu)秀了。(二) 學(xué)會(huì)設(shè)置規(guī)則其實(shí)現(xiàn)在不光高級(jí)的PCB設(shè)計(jì)軟件需要設(shè)置布線規(guī)則,一些簡(jiǎn)單易用的PCB工具同樣可以進(jìn)行規(guī)則設(shè)置。人腦畢竟不是機(jī)器,那就難免會(huì)有疏忽有失誤。所以把一些容易忽略的問題設(shè)置到規(guī)則里面,讓電腦幫助我們檢查,盡量避免犯一些低級(jí)錯(cuò)誤。另外,完善的規(guī)則設(shè)置能更好的規(guī)范后面的工作。所謂磨刀不誤砍柴工,板子的規(guī)模越復(fù)雜規(guī)則設(shè)置的重要性越突出?,F(xiàn)在很多EDA工具都有自動(dòng)布線功能,如果規(guī)則設(shè)置足夠詳細(xì),讓工具自己幫你去設(shè)計(jì),你在一旁喝杯咖啡,不是更愜意的事情嗎?(三) 為別人考慮的越多,自己的工作越少在進(jìn)行PCB設(shè)計(jì)的時(shí)候,盡量多考慮一些最終使用者的需求。比如,如果設(shè)計(jì)的是一塊開發(fā)板,那么在進(jìn)行PCB設(shè)計(jì)的時(shí)候就要考慮放置更多的絲印信息,這樣在使用的時(shí)候會(huì)更方便,不用來回的查找原理圖或者找設(shè)計(jì)人員支持了。如果設(shè)計(jì)的是一個(gè)量產(chǎn)產(chǎn)品,那么就要更多的考慮到生產(chǎn)線上會(huì)遇到的問題,同類型的器件盡量方向一致,器件間距是否合適,板子的工藝邊寬度等等。這些問題考慮的越早,越不會(huì)影響后面的設(shè)計(jì),也可以減少后面支持的工作量和改板的次數(shù)。看上去開始設(shè)計(jì)上用的時(shí)間增加了,實(shí)際上是減少了自己后續(xù)的工作量。在板子空間信號(hào)允許的情況下,盡量放置更多的測(cè)試點(diǎn),提高板子的可測(cè)性,這樣在后續(xù)調(diào)試階段同樣能節(jié)省更多的時(shí)間,給發(fā)現(xiàn)問題提供更多的思路。
從IC芯片的發(fā)展及封裝形式來看,芯片體積越來越小、引腳數(shù)越來越多;同時(shí),由于近年來IC工藝的發(fā)展,使得其速度也越來越高。這就帶來了一個(gè)問題,即電子設(shè)計(jì)的體積減小導(dǎo)致電路的布局布線密度變大,而同時(shí)信號(hào)的頻率還在提高,從而使得如何處理高速信號(hào)問題成為一個(gè)設(shè)計(jì)能否成功的關(guān)鍵因素。隨著電子系統(tǒng)中邏輯復(fù)雜度和時(shí)鐘頻率的迅速提高,信號(hào)邊沿不斷變陡,印刷電路板的線跡互連和板層特性對(duì)系統(tǒng)電氣性能的影響也越發(fā)重要。對(duì)于低頻設(shè)計(jì),線跡互連和板層的影響可以不考慮,但當(dāng)頻率超過50 MHz時(shí),互連關(guān)系必須考慮,而在*定系統(tǒng)性能時(shí)還必須考慮印刷電路板板材的電參數(shù)。因此,高速系統(tǒng)的設(shè)計(jì)必須面對(duì)互連延遲引起的時(shí)序問題以及串?dāng)_、傳輸線效應(yīng)等信號(hào)完整性(Signal Integrity,SI)問題。當(dāng)硬件工作頻率增高后,每一根布線網(wǎng)絡(luò)上的傳輸線都可能成為發(fā)射天線,對(duì)其他電子設(shè)備產(chǎn)生電磁輻射或與其他設(shè)備相互干擾,從而使硬件時(shí)序邏輯產(chǎn)生混亂。電磁兼容性(Electromagnetic Compatibility,EMC)的標(biāo)準(zhǔn)提出了解決硬件實(shí)際布線網(wǎng)絡(luò)可能產(chǎn)生的電磁輻射干擾以及本身抵抗外部電磁干擾的基本要求。1 高速數(shù)字電路設(shè)計(jì)的幾個(gè)基本概念在高速數(shù)字電路中,由于串?dāng)_、反射、過沖、振蕩、地彈、偏移等信號(hào)完整性問題,本來在低速電路中無需考慮的因素在這里就顯得格外重要;另外,隨著現(xiàn)有電氣系統(tǒng)耦合結(jié)構(gòu)越來越復(fù)雜,電磁兼容性也變成了一個(gè)不能不考慮的問題。要解決高速電路設(shè)計(jì)的問題,首先需要真正明白高速信號(hào)的概念。高速不是就頻率的高低來說的,而是由信號(hào)的邊沿速度決定的,一般認(rèn)為上升時(shí)間小于4倍信號(hào)傳輸延遲時(shí)可視為高速信號(hào)。即使在工作頻率不高的系統(tǒng)中,也會(huì)出現(xiàn)信號(hào)完整性的問題。這是由于隨著集成電路工藝的提高,所用器件I/O端口的信號(hào)邊沿比以前更陡更快,因此在工作時(shí)鐘不高的情況下也屬于高速器件,隨之帶來了信號(hào)完整性的種種問題。
大量涉及蝕刻面的質(zhì)量問題都集中在上板面被蝕刻的部分,而這些問題來自于蝕刻劑所產(chǎn)生的膠狀板結(jié)物的影響。對(duì)這一點(diǎn)的了解是十分重要的,因膠狀板結(jié)物堆積在銅表面上。一方面會(huì)影響噴射力,另一方面會(huì)阻檔了新鮮蝕刻液的補(bǔ)充,使蝕刻的速度被降低。正因膠狀板結(jié)物的形成和堆積,使得基板上下面的圖形的蝕刻程度不同,先進(jìn)入的基板因堆積尚未形成,蝕刻速度較快, 故容易被徹底地蝕刻或造成過腐蝕,而后進(jìn)入的基板因堆積已形成,而減慢了蝕刻的速度。蝕刻設(shè)備的維護(hù)維護(hù)蝕刻設(shè)備的最關(guān)鍵因素就是要保證噴嘴的高清潔度及無阻塞物,使噴嘴能暢順地噴射。阻塞物或結(jié)渣會(huì)使噴射時(shí)產(chǎn)生壓力作用,沖擊板面。而噴嘴不清潔,則會(huì)造成蝕刻不均勻而使整塊電路板報(bào)廢。明顯地,設(shè)備的維護(hù)就是更換破損件和磨損件,因噴嘴同樣存在著磨損的問題,所以更換時(shí)應(yīng)包括噴嘴。此外,更為關(guān)鍵的問題是要保持蝕刻機(jī)沒有結(jié)渣,因很多時(shí)結(jié)渣堆積過多會(huì)對(duì)蝕刻液的化學(xué)平衡產(chǎn)生影響。同樣地,如果蝕刻液出現(xiàn)化學(xué)不平衡,結(jié)渣的情況就會(huì)愈加嚴(yán)重。蝕刻液突然出現(xiàn)大量結(jié)渣時(shí),通常是一個(gè)信號(hào),表示溶液的平衡出現(xiàn)了問題,這時(shí)應(yīng)使用較強(qiáng)的鹽酸作適當(dāng)?shù)那鍧嵒驅(qū)θ芤哼M(jìn)行補(bǔ)加。
北京廠家電路板組裝測(cè)試相信對(duì)做硬件的工程師,畢業(yè)開始進(jìn)公司時(shí),在設(shè)計(jì)PCB時(shí),老工程師都會(huì)對(duì)他說,PCB走線不要走直角,廠家電路板組裝測(cè)試走線一定要短,電容一定要就近擺放等等。但是一開始我們可能都不了解為什么這樣做,就憑他們的幾句經(jīng)驗(yàn)對(duì)我們來說是遠(yuǎn)遠(yuǎn)不夠的哦,當(dāng)然如果你沒有注意這些細(xì)節(jié)問題,今后又犯了,可能又會(huì)被他們罵,“都說了多少遍了電容一定要就近擺放,放遠(yuǎn)了起不到效果等等”,往往經(jīng)驗(yàn)告訴我們其實(shí)那些老工程師也是只有一部分人才真正掌握其中的奧妙,我們一開始不會(huì)也不用難過,多看看資料很快就能掌握的。直到被罵好幾次后我們回去找相關(guān)資料,為什么設(shè)計(jì)PCB電容要就近擺放呢,等看了資料后就能了解一些,可是網(wǎng)上的資料很雜散,很少能找到一個(gè)很全方面講解的。下面這些內(nèi)容是我轉(zhuǎn)載的一篇關(guān)于電容去耦半徑的講解,相信你看了之后可以很牛x的回答和避免類似問題的發(fā)生。老師問: 為什么去耦電容就近擺放呢?學(xué)生答: 因?yàn)樗杏行О霃脚?,放的遠(yuǎn)了失效的。電容去耦的一個(gè)重要問題是電容的去耦半徑。大多數(shù)資料中都會(huì)提到電容擺放要盡量靠近芯片,多數(shù)資料都是從減小回路電感的角度來談這個(gè)擺放距離問題。確實(shí),減小電感是一個(gè)重要原因,但是還有一個(gè)重要的原因大多數(shù)資料都沒有提及,那就是電容去耦半徑問題。如果電容擺放離芯片過遠(yuǎn),超出了它的去耦半徑,電容將失去它的去耦的作用。理解去耦半徑最好的辦法就是考察噪聲源和電容補(bǔ)償電流之間的相位關(guān)系。當(dāng)芯片對(duì)電流的需求發(fā)生變化時(shí),會(huì)在電源平面的一個(gè)很小的局部區(qū)域內(nèi)產(chǎn)生電壓擾動(dòng),電容要補(bǔ)償這一電流(或電壓),就必須先感知到這個(gè)電壓擾動(dòng)。信號(hào)在介質(zhì)中傳播需要一定的時(shí)間,因此從發(fā)生局部電壓擾動(dòng)到電容感知到這一擾動(dòng)之間有一個(gè)時(shí)間延遲。同樣,電容的補(bǔ)償電流到達(dá)擾動(dòng)區(qū)也需要一個(gè)延遲。因此必然造成噪聲源和電容補(bǔ)償電流之間的相位上的不一致。
通訊與計(jì)算機(jī)技術(shù)的高速發(fā)展使得高速PCB設(shè)計(jì)進(jìn)入了千兆位領(lǐng)域,新的高速器件應(yīng)用使得如此高的速率在背板和單板上的長(zhǎng)距離傳輸成為可能,但與此同時(shí),PCB設(shè)計(jì)中的信號(hào)完整性問題(SI)、電源完整性以及電磁兼容方面的問題也更加突出。信號(hào)完整性是指信號(hào)在信號(hào)線上傳輸?shù)馁|(zhì)量,主要問題包括反射、振蕩、時(shí)序、地彈和串?dāng)_等。信號(hào)完整性差不是由某個(gè)單一因素導(dǎo)致,而是板級(jí)設(shè)計(jì)中多種因素共同引起。在千兆位設(shè)備的PCB板設(shè)計(jì)中,一個(gè)好的信號(hào)完整性設(shè)計(jì)要求工程師全面考慮器件、傳輸線互聯(lián)方案、電源分配以及EMC方面的問題。高速PCB設(shè)計(jì)EDA工具已經(jīng)從單純的仿真驗(yàn)證發(fā)展到設(shè)計(jì)和驗(yàn)證相結(jié)合,幫助設(shè)計(jì)者在設(shè)計(jì)早期設(shè)定規(guī)則以避免錯(cuò)誤而不是在設(shè)計(jì)后期發(fā)現(xiàn)問題。隨著數(shù)據(jù)速率越來越高設(shè)計(jì)越來越復(fù)雜,高速PCB系統(tǒng)分析工具變得更加必要,這些工具包括時(shí)序分析、信號(hào)完整性分析、設(shè)計(jì)空間參數(shù)掃描分析、EMC設(shè)計(jì)、電源系統(tǒng)穩(wěn)定性分析等。這里我們將著重討論在千兆位設(shè)備PCB設(shè)計(jì)中信號(hào)完整性分析應(yīng)考慮的一些問題。高速器件與器件模型盡管千兆位發(fā)送與接收元器件供應(yīng)商會(huì)提供有關(guān)芯片的設(shè)計(jì)資料,但是器件供應(yīng)商對(duì)于新器件信號(hào)完整性的了解也存在一個(gè)過程,這樣器件供應(yīng)商給出的設(shè)計(jì)指南可能并不成熟,還有就是器件供應(yīng)商給出的設(shè)計(jì)約束條件通常都是非??量痰模瑢?duì)設(shè)計(jì)工程師來說要滿足所有的設(shè)計(jì)規(guī)則會(huì)非常困難。所以就需要信號(hào)完整性工程師運(yùn)用仿真分析工具對(duì)供應(yīng)商的約束規(guī)則和實(shí)際設(shè)計(jì)進(jìn)行分析,考察和優(yōu)化元器件選擇、拓?fù)浣Y(jié)構(gòu)、匹配方案、匹配元器件的值,并最終開發(fā)出確保信號(hào)完整性的PCB布局布線規(guī)則。因此,千兆位信號(hào)的精確仿真分析變得十分重要,而器件模型在信號(hào)完整性分析工作中的作用也越來越得到重視。